虹晶科技,ㄧ家台湾在SoC设计服务公司,于2007年底宣布完成基于特许半导体65奈米低功率制程的发展套件后,再度宣布推出基于此制程的测试芯片,来提供给使用ARM926EJ-S的系统设计。此设计芯片,发展于特许半导体65奈米低功率制程,速度可高达500MHz,属于虹晶科技所推出针对基于安谋(ARM)SoC系统雏型设计,预先整合以及预先验证过的IP及软件平台的一部分。
于虹晶科技代号为CMPU491A的这颗测试芯片,完成于特许半导体的完整设计解决方案,包含来自于安谋的65低功率Advantage Library、SP SRAM compiler, 来自于Aragio的low profile一般用途I/O,还有来自True Circuit 的PLL,共同组成此测试芯片。包含于此芯片中的硬核ARM926EJ亦经过了特许半导体的生产设计(DFM)审核,可随时整合至客户的产品设计。
CMPU491A包含一个AHB接口,采用QFP256的包装,内含16KByte/16kByte的指令与数据高速缓存,16KByte/16Byte的TCM,高达500MHz的性能。使用特许65奈米低功率的制程,CMPU491A的功能在虹晶科技的发展工具平台CDK上获得完整验证(CDK:虹晶科技所发展出来的验证平台,专为验证专属于AMBA的IP跟SoC)。
虹晶科技营运长白世雄描述,“CMPU491A 是全球业界第一个基于65奈米低功率制程,包含ARM926EJ硬核的测试芯片。受益于特许半导体65奈米制程的优越整合及低功率特性,能够针对客户复杂的设计,提供高效率的时序收敛达成以及时上市。”,”对于有需要此种类型的嵌入式处理方案的产品应用,虹晶科技相当有信心的对于提供实体测试芯片,搭配整合验证过的雏型发展系统,能够为客户在时间跟成本上带来非常明显的改善。”