孕龍邏輯分析儀(PC-Based Logic Analyzer)已支援的串列協定分析模組已超過五十多種以上。而在學術基礎邏輯量測最常使用到的串列協定分析包含有Digital Logic、ARITHMETIC LOGIC及J-K Flip-Flop。
孕龍科技邏輯分析儀Digital logic分析模組可針對數位邏輯閘電路的輸入輸出進行相對應的分析,數位邏輯閘種類繁多,目前先以AND、OR、NAND目前先以AND、OR、NAND、NOR、XOR、XNOR 及NOT進行製作,將來會陸續增加種類。
算數邏輯閘(Arithmetical logic),透過孕龍科技特殊匯流排模組算數邏輯閘,可以快速的分析算數邏輯電路中輸入輸出狀態,包含分析加法器、減法器、乘法器、除法器以及相對應的BCD碼輸出,適合用於算數邏輯的開發測試或學習。
J-K Flip-Flop主要應用於數位訊號的控制上,改變正反器接線方式,還可以將J-K Flip-Flop組成T型正反器或是D型正反器。
J-K Flip-Flop的輸出是在CP出現變化緣的時候進行狀態轉換,另一種J-K Flip-Flop是依據邊緣觸發進行判斷,與一般正反器不同的地方是狀態的轉換不再依據出現變化緣後的J、K值有關,而是與變化之前的J、K值有關。
孕龍科技表示為了讓學生族群能以邏輯分析儀有效學習量測數位訊號,將徵召駐校代表職缺,除了給予優渥的推廣獎金並免費教育訓練,歡迎有興趣的青年學子至孕龍官網瞭解。