Altera公司發佈Quartus II軟體14.1版,擴展支援Arria 10 FPGA和SoC—FPGA業界具有硬式核心浮點DSP模組的元件,也是整合了ARM處理器的20 nm SoC FPGA。Altera最新的軟體版本可立即支援整合在Arria 10 FPGA和SoC中的硬式核心浮點DSP模組。用戶現在可以選擇三種獨特的DSP設計輸入流程,DSP性能達到1.5 TFLOPS。軟體還包括多項最佳化,加速Arria 10 FPGA和SoC設計時間,提高了設計人員的效能。
Arria 10 FPGA和SoC中整合IEEE 754相容浮點DSP模組,提高浮點DSP性能、設計人員的效能以及邏輯利用率。Quartus II軟體14.1版提供了高階工具流程,為硬式核心浮點DSP模組提供多種設計輸入選項,支援用戶迅速設計並實現解決方案,滿足各種需要大量運算的應用需求,例如高性能運算(HPC)、雷達、科學和醫療成像等應用領域。這些設計流程包括為軟體程式設計人員提供的OpenCL,為採用模型架構的設計人員提供的DSP Builder,以及為傳統FPGA設計人員提供的硬體描述語言(HDL)流程。與軟式核心的實現方式不同,硬式核心浮點DSP模組不會佔用寶貴的邏輯資源來實現浮點操作。
現在可以訂購Quartus II軟體14.1版。Altera的軟體訂購程式將軟體產品和維護費用合併在一個年度訂購支付之中。訂戶可以收到Quartus II軟體、ModelSim-Altera入門版軟體,以及IP基本套裝的全部授權,它包括Altera最熱門的IP核心。(編輯部陳復霞整理)
產品特色
‧增強設計空間管理器II(DSE II)工具加速了時序收斂,為用戶提供即時狀態和報告資料。資料可以用於和運算群組同時產生的多次編譯進行逐項比對。
‧最佳化的集中式IP分類和改進後的圖形使用者介面(GUI)有助於在一個位置進行儲存,易於找到所有訂製IP。
‧此外,Altera新的非揮發性MAX 10 FPGA在小外形封裝、低成本和即時啟動可程式化邏輯元件封裝中包含了雙配置快閃記憶體、類比和嵌入式處理功能。
‧增強JNEye序列鏈路分析工具進一步簡化了電路板層級的設計和規劃。JNEye工具結合Arria 10矽晶片模型,能夠模擬Arria 10設計中的傳輸線模型,估算插入損耗和串擾參數。