先進積體電路設計的廠商,新思科技18日發表其主要實體合成工具的最新版本,Physical Compiler 2002.02,為規模超過兩千萬邏輯閘的設計,提供工程師們一個時序收歛的流程.新版的Physical Compiler為達成這種高生產力的流程,新增三項主要功能:為超過雙倍的實際容量,支援六十四位元平台、為延伸它在階層式晶片設計的能力,提供PrimeTime也支援的界面邏輯模組(Interface Logic Model)、以及為設計在架構探索流程當中,提供一個加強五倍執行效能的全新快速合成模式.
新思表示,Physical Compiler首次為Solaris及HP作業系統提供六十四位元平台.藉由對六十四位元的支援,Physical Compiler為超大規模的系統單晶片設計,實現提升設計工具容量的需求。
Toshiba電子設計自動化技術發展部門的資深經理,Masami Murakata表示,「我們的複雜,數百萬邏輯閘系統單晶片設計,需要擁有?擬無限容量的實體合成工具,藉由Physical Compiler六十四位元模式的支援,將滿足這些設計容量的需求.我們已經成功地運用Physical Compiler六十四位元軟體於我們部份最具挑戰性的設計上,並且準備未來將它運用在本土的設計當中。」
當採用階層式的設計方法時,為了使晶片最頂層的時序收歛,工程師會運用模組的方式來表示設計底層的區塊.在這個新版本之中,Physical Compiler能夠支援界面邏輯模組(ILMs).同樣的模組也可運用在PrimeTime內從事整體晶片的時序分析.ILMs雖是設計邏輯的簡化實體模組,但確具備高度的準確性.在設計頂層利用ILMs所提供的高階邏輯簡化,可以實現功能強大的晶片層級時序收歛解決方案,以避免當遇到超大型設計時所衍生出來的設計工具容量與執行效能的問題.新思科技同時也為Physical Compiler加入新的快速合成模式,提供客戶們在探索不同的設計架構時,加快五到十倍的執行效能.
新思科技實體合成事業單位的資深副總裁暨總經理,Sanjiv Kaul表示,「藉由新版本Physical Compiler的發表上市,我們所提供的設計流程已經幫助我們的客戶們為數百萬邏輯閘的設計,達成快速且有效的時序收歛,隨著我們持續強調提供客戶們最佳的解決方案,並且將焦點放在客戶的成功上,新思科技的Physical Compiler已經成為客戶們設計流程之中不可或缺的一部份。」
Physical Compiler也支援Linux系統平台.隨著設計複雜度的增加,工程師們將依賴高效能的大型工作站網路.執行Linux系統,低成本且可靠的工作站提供了理想的設計發展平台.支援Linux作業系統的Physical Compiler,為複雜積體電路與系統單晶片工程師們提供了一個高產能,低成本的設計發展環境.