帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
聯華電子採用新思科技IC Validator
於28奈米製程之樣式比對微影熱點驗證 可簡化製程加速矽晶製造時程

【CTIMES/SmartAuto 報導】   2013年03月18日 星期一

瀏覽人次:【3002】

新思科技(Synopsys)宣布,聯華電子(United Microelectronics Corporation)採用新思科技IC Validator實體驗證(physical verification)解決方案,於其28奈米製程節點之微影(lithography)熱點(hot-spot)檢核。IC Validator模型比對(pattern matching)可快速偵測出受限於製造技術的布局(layout),大幅加速最後的設計簽核(design signoff)步驟。而針對In-Design實體驗證,IC Validator可結合IC Compiler解決方案,如此能讓從事布局繞線的工程師在設計後期避免突如其來的變動,並減少手動修正的情況,進而加速投片(tapeout)時程。透過自動修復微影的違例(lithography violations),IC Validator模型比對技術可延展In-Design的流程,進而實現設計周轉(turnaround)時間的最佳化。

要在28奈米製程達成微影印刷適性(printability)可能會對實體設計帶來極大的限制,包括繁雜的設計規則檢查(design rule checks ,DRC)以及運算密集的細部製程模型檢查(process model checking)等。IC Validator透過創新的模型比對技術簡化該作業,並藉由直覺式2D多型態樣式分析強化傳統DRC。模型比對能達成晶圓準度和極速效能(ultra-fast performance),可大幅加快微影熱點的偵測,並加速投片時程。

如果結合IC Compiler解決方案,IC Validator模型比對技術可擴大In-Design實體驗證的效益,減少後期不確定因子的發生率並降低手動修正的情況。有了模型比對技術,設計人員可直接在實作環境中透過按鈕進行微影熱點的篩檢。快速模型比對分析利用了整個In-Design架構,包括直覺式的錯誤回報、GDS合併、錯誤分類等。在繞線過程中,一旦偵測到違例狀況(violations)便會自行啟動修復機制,如此可省下繁複且易出錯的手動修正步驟。具備模型比對的In-Design實體驗證,讓設計人員能夠提早實現並維持完備的設計,如此可提升最後布局的品質,並減少進度上的風險(schedule risk)。

關鍵字: 28奈米  聯華電子  新思科技 
相關產品
新思科技利用全新RISC-V系列產品擴展旗下ARC處理器IP產品組合
西門子與聯華電子合作開發BCD技術平台製程設計套件
Kneron與新思科技合作推廣低功耗AI IP解決方案
創意電子推出28G多標準SerDes IP
博通推出最小又省電的車用乙太網路交換器
  相關新聞
» 新思科技與台積電合作 實現數兆級電晶體AI與多晶粒晶片設計
» 倚天酷碁於2024歐洲自行車展亮相電動輔助自行車與電動滑板車新品
» 麗臺進駐雙和生醫園區推動智慧醫院發展
» 新思科技利用台積公司先進製程 加速新世代晶片創新
» 是德、新思和Ansys共同開發支援台積電N6RF+製程射頻設計遷移流程
  相關文章
» 節流:電源管理的便利效能
» 共封裝光學(CPO)技術:數據傳輸的新紀元
» 高速數位訊號-跨域創新驅動力研討會
» 高級時尚的穿戴式設備
» 準備好迎接新興的汽車雷達衛星架構了嗎?

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.144.91.33
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw