帳號:
密碼:
最新動態
產業快訊
CTIMES / 文章 /
可替代CPLDs和FPGAs的低成本MachXO元件
專訪Lattcie應用工程副總裁Jock Tomlinson

【作者: 王岫晨】   2005年08月05日 星期五

瀏覽人次:【3810】

Lattice半導體是提供現場可編程閘陣列(FPGA)與可編程邏輯元件(PLD),包括現場可編程系統晶片(FPSC)、複雜可編程邏輯元件(CPLD)、可編程混合信號產品(ispPAC)和可編程數位互連元件(ispGDX)等。而Lattice也於近期開發了可以取代CPLDs和FPGAs的低成本MachXO元件,這種內建Flash加上SRAM的技術使得可編程邏輯元件效能可以超越傳統的CPLDs和FPGAs,並兼具低成本之優勢。


Lattcie應用工程副總裁Jock Tomlinson表示,Lattice設計MachXO產品的時候,最重要的考慮點便在於客戶對於過去建置在CPLDs上用以控制、匯流排橋接與介面等功能之需求。而使用更有效率的LUT架構,並與Lattice的快閃記憶體配合SRAM之技術結合,可在加入建置橋接與介面功能的同時,降低每一項功能的成本。


MachXO這種新一代的跨越式可編程邏輯元件,可以更廣的應用領域及更低的成本結構來取代過去由高密度CPLD或者低容量FPGA所做之應用。利用內建130nm非揮發性記憶體之製程技術,配合標準四輸入查照表(LUT)的方法,能讓系統設計者在系統配置大幅增加與性能提升的同時,仍可讓每單位邏輯功能降低50%的成本。
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
AI高齡照護技術前瞻 以科技力解決社會難題
3D IC 設計入門:探尋半導體先進封裝的未來
SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
意法半導體的邊緣AI永續發展策略:超越MEMS迎接真正挑戰
CAD/CAM軟體無縫加值協作
comments powered by Disqus
相關討論
  相關新聞
» 豪威集團推出用於存在檢測、人臉辨識和常開功能的超小尺寸感測器
» ST推廣智慧感測器與碳化矽發展 強化於AI與能源應用價值
» ST:AI兩大挑戰在於耗能及部署便利性 兩者直接影響AI普及速度
» 慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
» 默克完成收購Unity-SC 強化光電產品組合以滿足半導體產業需求


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BMCF036ESTACUKH
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw