帳號:
密碼:
最新動態
產業快訊
CTIMES / 文章 /
數位化時脈方案掀起PC超頻新革命
專訪TimeLab產品行銷總監Tom Riha

【作者: 王岫晨】   2005年09月05日 星期一

瀏覽人次:【2929】

系統時脈線路廠商TimeLab開發出第一個數位化時脈產品TotalClock解決方案。此專利技術是用來取代傳統類比鎖相回路(PLL)的晶片和震盪器。TotalClock解決方案整合multiple synthesizers於單一晶片上,設計者可更精確地控制並且動態調整脈波頻率,過程中能適應每個子系統的要求而不會中斷CPU正在執行的運算。這種數位化時脈技術能提供筆記型電腦與高效能個人電腦更低的系統電源、更高效能、降低熱能的產生並減少EMI,進而節省系統的成本。


TimeLab產品行銷總監Tom Riha指出,過去PLL最大的一個問題,就是雖然它能提供穩定的時脈訊號,卻很難改變這些訊號,因此,能夠選擇的頻率非常有限。同時,只要電腦啟動便不能改變頻率,否則必須中斷CUP的工作。此外,PLL的頻率震盪幅度較大,過程中會讓訊號產生不穩定之狀況。而只要訊號不穩定,處理器便會停止工作。


TotalClock解決方案加入高整合度的Timing Processor Unit(TPU)IC,並與相關時序控制軟體結合。其技術核心是一個free-running的石英振盪器,當類比PLL控制振盪器的工作頻率時,TotalClock會偵測振盪器的工作頻率並且使用其測量值藉以建立更準確的數位波形,因此能夠進行頻率改變,而不需要中斷CUP之工作。


除了調整處理器的時脈頻率之外,配合TimeLab所提供之TotalControl軟體,TotalClock還能調整系統內其他元件之頻率,例如記憶體等,可藉由提高頻率來提升處理性能,或者降低頻率以減少消耗電量。系統內之各元件如CPU、SRC與PCI等頻率可透過軟體個別調整操作頻率或由軟體最佳化調整。


TotalClock晶片以CMOS製程設計,其TPU的高解析度能在合成的數位波形晶片上獨立自主的控制時脈輸出,並可以10Hz為單位最高超頻至400MHz,其準確度可以在每一百萬分之一秒下正確調整頻率以適合新的頻率,因此設計人員能夠同時協調倍數時脈頻率的旋轉、降低功耗並且增加超頻效能,另外在展頻的執行上還能使EMI干擾減到最小並且排除overshoot和undershoot。TotalClock的系統時序方法,提供NB和PC更精確的數位化時脈頻率,搭配軟體可降低功耗並且延長筆記型電腦的電池壽命。


Tom Riha表示,TotalClock是系統時脈的新解決方案,能提供桌上型電腦和筆記型電腦設計上更大的優勢。提高頻率可以讓桌上型電腦處理能力提高,而降低頻率則可以讓筆記型電腦系統耗電量減少。目前市場上除了TimeLab之外,尚無其他廠商發展類似的數位化時脈方案,因此該方案也讓TimeLab在市場上獨領風騷。


《圖一》
《圖一》
相關文章
利用精密訊號鏈μModule解決方案簡化設計、提高性能
利用精密訊號鏈μModule解決方案簡化設計、提高性能
以AI彰顯儲能價值 提供台灣能源轉型穩定力量
平板POS系統外殼和基座影響無線連線效能的實測
風機節能:以中壓變頻器為水泥廠年省百萬電費
comments powered by Disqus
相關討論
  相關新聞
» 整合三大核心技術 聯發科專注車用、AI、ASIC等領域
» Red Hat與高通合作 以整合平台進行SDV虛擬測試及部署
» ST汽車級慣性模組協助車商打造具成本效益的ASIL B級功能性安全應用
» 調研:2024年Q1全球晶圓代工復甦緩慢 AI需求持續強勁
» 西門子Solido IP驗證套件 為下一代IC設計提供端到端矽晶品質保證


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.16.216.51
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw