帳號:
密碼:
最新動態
產業快訊
CTIMES / 文章 /
40奈米製程邏輯元件的開發與實踐
Altera挑戰晶片處理新效能

【作者: Altera Corp.】   2008年07月31日 星期四

瀏覽人次:【9757】

40-nm製程技術的象徵意義

40-nm製程提供了比以往的製程節點更為明確的效益,像是65-nm節點與更接近的45-nm節點。其中一個最吸引人的效益便是高度整合,可以讓半導體製造商在更小的實體空間中裝入更多的功能,這種形式的密度提昇已有實際成果,在國際電子元件會議(IEDM)的活動中曾經有所報導,一些領先的半導體製造商展現出它們在製程技術上所努力的成果,基準評測的量測方式是依據SRAM的晶格尺寸,在表一中顯示了以往在IEDM會議中針對最近的製程節點所報導的晶格尺寸(列表中是按照45-nm製程所增加的晶格尺寸依序排列),如表中所描述,製程的增進可以讓半導體製造商在較少的面積中提供更具效益的更多功能。



《表一 在65與45-nm製程節點中所報導的最小SRAM晶格尺寸(1) 》 - BigPic:930x379
《表一 在65與45-nm製程節點中所報導的最小SRAM晶格尺寸(1) <資料來源:真實世界科技,「在IEDM 2007中的製程技術進展」>》 - BigPic:930x379

積體更小 效能越高
...
...

使用者別 新聞閱讀限制 文章閱讀限制 出版品優惠
一般訪客 10則/每30天 5/則/每30天 付費下載
VIP會員 無限制 20則/每30天 付費下載
相關文章
揮別製程物理極限 半導體異質整合的創新與機遇
跨過半導體極限高牆 奈米片推動摩爾定律發展
FPGA開啟下一個AI應用創新時代
專攻低功耗工業4.0應用 可程式化安全功能添防禦
關於台積電的2奈米製程,我們該注意什麼?
comments powered by Disqus
相關討論
  相關新聞
» 應材於新加坡舉行節能運算高峰會 推廣先進封裝創新合作模式
» SEMI:2024年Q3矽晶圓出貨量增6% 終端應用發展冷熱不均
» 豪威集團推出用於存在檢測、人臉辨識和常開功能的超小尺寸感測器
» ST推廣智慧感測器與碳化矽發展 強化於AI與能源應用價值
» ST:AI兩大挑戰在於耗能及部署便利性 兩者直接影響AI普及速度


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BMBLXI3OSTACUKV
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw