帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
台積、聯電研發製程追上美日
製程邁入0.1微米,追求奈米研究

【CTIMES/SmartAuto 報導】   2002年01月03日 星期四

瀏覽人次:【5657】

國內晶圓廠製程競賽分為兩部份:一為由0.13微米跨入0.1微米;另為12吋晶圓廠進入商業量產階段,除動態隨機存取記憶體 (DRAM)技術仍仰賴技轉外,台積電、聯電自行研發的製程技術正式追上美、日大廠。

國際大廠今年也紛紛投入奈米研究。超微(AMD)去年底成功開發速度最快的CMOS電晶體,閘長僅15奈米,未來將運用此技術開發新世代處理器,速度將提升十倍。英特爾才宣布成功開發Tera Hertz(兆赫)電晶體,電晶體每秒開關可達1兆次以上,閘門為15奈米,其晶片密度在2005年至2010年間,將達到10億個電晶體水準。

由於景氣復甦在望,台積電已於晶圓四廠展開0.1微米製程驗證,預計今年第二季投產,並導入12吋晶圓廠。聯電則加快0.1微米的布局,新任技術長溫清章銜命於今年第一季,完成新製程的驗證。

至於華邦、茂德、力晶及南亞科技等DRAM廠,今年也將逐步解決技轉來源問題,華邦、茂德可望源自德國億恆,至於南科則與與IBM合作,力晶則擴大與日本三菱的技轉領域,從DRAM、快閃記憶體到邏輯代工。

關鍵字: 奈米  台灣積體電路  聯華電子  動態隨機存取記憶體 
相關新聞
聯電蟬聯獲CDP氣候變遷及水安全雙A肯定 半導體業唯一
聯華電子「綠獎」八年促成68件跨域環境解方
聯電第三季營運受惠於電腦及通訊需求 22/28奈米營收占比達32%
Ansys半導體模擬工具通過聯電3D-IC技術認證
聯電推出28奈米嵌入式高壓製程 適用手機、VR/AR顯示器
comments powered by Disqus
相關討論
  相關文章
» 未來無所不在的AI架構導向邊緣和雲端 逐步走向統一與可擴展
» 延續後段製程微縮 先進導線採用石墨烯與金屬的異質結構
» 提升供應鏈彈性管理 應對突發事件的挑戰和衝擊
» 專利辯論
» 碳化矽基板及磊晶成長領域 環球晶布局掌握關鍵技術


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.222.20.250
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw