帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
海力士成功開發24層NAND Flash堆疊封裝技術
 

【CTIMES/SmartAuto 王岫晨 報導】   2007年09月13日 星期四

瀏覽人次:【6579】

海力士半導體(Hynix Semiconductor)成功開發出24層堆疊、每層厚度為25μm的NAND型快閃記憶體,總厚度為1.4mm的MCP多晶片封裝。這是在目前的MCP產品之中,堆疊層數最多的一次。

海力士是於2007年5月開發出了層疊20層晶片的MCP。這次新開發的堆疊技術重點如下:1.使下層晶片可以支撐上層晶片的分層堆疊技術;2.可達成分層堆疊的LSI內部電路重佈線技術;3.使堆疊更加容易的重佈線最佳化技術;4.將重佈線後的半導體晶片厚度降至A4紙1/4的博型化技術;5.使用WBL(wafer backside lamination)膠帶,以減少晶片間連接元件的技術。

透過這些新技術,若以16Gbit(2GB)的NAND型快閃記憶體來製造MCP產品,將可以製造出容量高達384Gbit(48GB)的記憶體。而對於高容量的需求來說,這種多層堆疊封裝技術未來也將更行重要。

關鍵字: NAND  海力士半導體  快閃記憶體 
相關新聞
慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
AI手機需求增溫 慧榮科技第二季營收超過預期
美光宣布量產第九代NAND快閃記憶體技術
慧榮擴增經營及研發團隊 布局AI技術與全球業務
[COMPUTEX] 慧榮低功耗SSD控制晶片 釋放PCIe Gen5效能
comments powered by Disqus
相關討論
  相關文章
» 先進封測技術帶動新一代半導體自動化設備
» 停產半導體器件授權供貨管道
» 5G與AI驅動更先進的扇出級封裝技術(一)
» COF封裝手機客退失效解析
» 面對FO-WLP/PLP新製程技術的挑戰與問題


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BMAUULBISTACUKD
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw