|
|
Xilinx:20奈米後 FPGA從配角擠身主角 |
2013 Globalpress Electronic Summit in Santa Cruz系列報導(二)
【CTIMES/SmartAuto 劉佳惠
報導】 2013年04月18日 星期四
|
|
瀏覽人次:【9625】
近年來,FPGA在性能、功耗、整合度均大幅提昇,各大廠積極開發加速設計與整合時程的開發工具。昨日(4/15) Xilinx設計方法資深市場總監Tom Feist說明,除了在FPGA技術上不斷的創新,Xilinx未來策略將朝向更智慧的All Programmable解決方案供應商邁進。也就是說,未來先進製程元件需要借助新的工具充分發揮它們的功能,透過合適IP與軟體,未來FPGA將很快能夠取代ASSP和ASIC的地位,成為許多終端產品需要的積體電路。 | Xilinx設計方法資深市場總監Tom Feist。(攝影/劉佳惠) BigPic:400x225 |
結合SoC/HLS優勢,Xilinx橫跨矽元件(FPGA、SoC、3D IC)與開發工具(Vivado)市場。對此Tom Feist說:「為此,過去四年來,我們積極開發Vivado設計套件,並在今年四月推出首款SoC級Vivado(2013.1版),它是一款以IP為導向並可加快系統整合的設計環境,其具備可加速C/C++系統級設計和高階合成(HLS)的完整函式庫。我相信這不僅可以加速開發進程,也可以大幅提高生產力,解決終端客戶各種問題。」 過去FPGA在系統中的定位,主要是協助ASIC、ASSP等核心處理器來處理數據、提供I/O擴充等功能,其定位是「配角」;但當走入28奈米,甚至是20奈米製程之後,FPGA可突破以往功耗過高的問題,成為高性能、低功耗以及小尺寸的代名詞,而不再是配角。 Tom Feist以Zynq-7000 AP SoCs視訊與影像套件為例,他指出,因應高階的動態控制、視覺影像潮流,以及人們對於頻寬和訊號傳輸的品質要求不斷提高,Xilinx為了提昇影音串流品質,推出Smarter Vision解決方案,結合Zynq-7000 AP SoCs、Vivado HLS、IP整合、OpenCV函式庫,提供程式設計人員加快設計流程,以滿足各領域客戶對於影像品質的高度需求。 他說,Zynq-7000 AP SoCs能夠協助系統開發人員提高生產力。目前,針對這款產品,設計團隊可以更快速開發C/C++演算法,相較於過去多晶片解決方案,也能降低物料清單成本(BOM)與功耗(記者劉佳惠在Santa Cruz, CA報導)。
|
關鍵字:
FPGA
開發工具
Vivado
Globalpress eSummit 2013
Xilinx(賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思)
Tom Feist
|
|
|
|