帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
意法半導體通過產業認證的HAL韌體可簡化嵌入式系統開發
 

【CTIMES/SmartAuto 編輯部 報導】   2015年09月15日 星期二

瀏覽人次:【5833】

意法半導體(STMicroelectronics,簡稱ST)最新的硬體抽像層(Hardware Abstraction Layer,HAL)韌體正式加入STM32 ARM Cortex-M?核32位元微控制器設計生態系統。新HAL韌體是依照MISRA C軟體開發指引及嚴格的ISO/TS16949汽車品質系統管理標準設計開發。

新HAL韌體是依照MISRA C軟體開發指引及嚴格的ISO/TS16949汽車品質系統管理標準設計開發。
新HAL韌體是依照MISRA C軟體開發指引及嚴格的ISO/TS16949汽車品質系統管理標準設計開發。

這意味著嵌入式系統開發人員可以期待將意法半導體的低階驅動程式和抽像應用程式介面(API,Application Program Interfaces,)導入到自己開發的韌體發行版,使之專注在應用代碼的開發,無需再花費時間偵錯或重新驗證低階驅動程式的各種代碼。

HAL韌體堆疊將與STMCube開發平台一起免費提供給客戶,包括STM32微控制器九大系列的全部產品。意法半導體的HAL開發過程完全依照CMM模式,並獲外部認證機構審核認定,HAL開發團隊符合國際公認的ISO/TS16949標準。

STM32 HAL韌體通過單元驗證(unitary validation)和功能驗證(functional validation),兩項驗證均是韌體模組級和系統級測試,採用為STM32微控制器專門訂製的驗證方法,以確保認證範圍比只有符合C標準的測試更為廣泛:

‧所有功能測試均使用了現有的全部參數;

‧所有週邊設備功能都在測試範圍;

‧韌體模組之間的系統級互動(如關鍵時序)都進行了功能測試。

驗證過程包括矽前(pre-silicon)驗證和矽後(post-silicon)兩個階段,首先在微控制器原型開發階段使用FPGA平台研發、驗證HAL,然後在實際晶片上進行第二次驗證。意法半導體還用了不同的工具鏈(IAR, Keil, GCC)測試HAL韌體堆疊。新韌體堆疊還被導入意法半導體的STM32CubeMX代碼生成工具 ,為功能測試又增加了一個級別。

因此,STM32Cube HAL韌體堆疊讓嵌入式系統設計人員能夠更快地開發、更輕鬆地維修最終產品,確保公司在STM32 10年保固期內擁有通過業界認證、安全可靠、並提供全面維修的韌體工具組。

關鍵字: 硬體抽像層  HAL  韌體  Cortex-M  32位元  微控制器  生態系統  嵌入式系統  ST(意法半導體ST(意法半導體ARM  系統單晶片 
相關新聞
ST推廣智慧感測器與碳化矽發展 強化於AI與能源應用價值
ST:AI兩大挑戰在於耗能及部署便利性 兩者直接影響AI普及速度
意法半導體公布第三季財報 業市場持續疲軟影響銷售預期
松下汽車系統與Arm合作標準化軟體定義車輛 加快開發週期
英飛凌攜手ZF 以AI演算法優化自動駕駛軟體和控制單元
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 意法半導體的邊緣AI永續發展策略:超越MEMS迎接真正挑戰
» 共封裝光學(CPO)技術:數據傳輸的新紀元
» Crank Storyboard:跨越微控制器與微處理器的橋樑
» 高速數位訊號-跨域創新驅動力研討會


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.217.140.224
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw