电子设计商益华电脑(Cadence Design Systems, Inc.)宣布扩大与Arm的长期合作关系,强化以Arm Cortex- A78和Cortex-X1 CPU为设计基础的行动装置开发。为了推动Cortex-A78和Cortex-X1的采用,Cadence提供了全面的数位化全流程快速采用套件(RAK),帮助客户在功耗、性能和面积(PPA)上进行最隹化,并提高整体设计生产力。此外,设计团队在进行以ARM Cortex-A78和Cortex-X1 CPU为基础的设计时,Cadence验证套件及其引擎可提高验证生产力。
数位全流程快速采用套件(RAK)
精进後的Cadence数位全流程快速采用套件 (RAK),可提供最隹的功率和性能,并支援7奈米和5奈米先进制程。全面整合的Cadence RTL-to-GDS RAK 包括了Genus合成解决方案、Innovus设计实现系统、Quantus 萃取解决方案、Tempus 时序Signoff和ECO解决方案,以及Voltus IC电源完整性解决方案。
数位全流程中整合的关键功能
.Cadence iSpatial技术整合Genus合成解决方案以及Innovus设计实现系统的,提供更好的PPA效能并完成更快的设计收敛
.从RTL至签核的向量驱动(vector-driven)为功率进行优化,可协助设计工程师获得关键负载模式的最低功耗
.使用Cadence独特的数据模型,可同时实现电源完整性和签核收敛,并整合设计实现、时序签核和IR drop (降压) 收敛引擎等,而这些正是在5奈米和7奈米先进制程上进行设计时的关键要素。
验证套件及引擎
精进後的Cadence验证套件及其引擎的组合展现强大的效能,可支援以Arm Cortex-A78和Cortex-X1 CPU为基础的设计,并大幅提高了验证效能。经优化的Cortex-A78和Cortex-X1 CPU的套件包括Cadence Xcelium逻辑模拟平台,PalladiumZ1企业级硬体验证模拟平台,JasperGold形式验证平台以及vManager验证规划与管理解决方案,以及包括ACE与CHI-D验证IP与Perspec系统验证工具Arm元件库在内的Cadence Arm AMBA VIP。
支持Cortex-A78和Cortex-X1开发的关键技术包括了JasperGold形式化特徵验证平台验证(FPV)和顺序等价性检查(SEC)应用,皆已应用於锁步(lock-step)验证,以及用来确定结果的跨多核心检查中。此外,双方客户已采用验证套件的动态引擎进行验证和早期软体开发。
Arm客户业务??总裁兼总经理Paul Williamson表示:「持续与Cadence合作,让我们协助客户实现更棒的性能、效率、可扩展性的晶片,达到行动产品差异化的最终实现目标。」
Paul Williamson接着说:「当客户采用我们的Cortex-A78和Cortex-X1 CPU开发下一代行动产品,Cadence数位全流程RAK和验证套件和引擎提供了所需的必要基础,这使我们的合作夥伴能够在5G时代延续过去智慧手机设计经验。」
Cadence 市场行销和业务发展资深??总裁Nimish Modi表示:「在过去的一年中,我们与Arm紧密合作,针对Cortex-A78和Cortex-X1 CPU确保我们的数位全流程RAK和验证套件及引擎进行全面优化。」
Nimish Modi指出:「客户持续面对来自紧迫交付时程及创新行动技术开发的压力,而我们的合作确保客户可以更快地让Cortex-A78和Cortex-X1 CPU设计实现,并达到最终产品的预期目标和质量。」
Cadence数位化全流程为客户提供设计收敛更快速的捷径,以及更隹的可预测性。Cadence验证套件具备一流的核心引擎、验证结构技术,以及可提高验证效能的解决方案。Cadence以智慧系统设计策略为蓝图,不断推陈出新的流程和工具协助客户实现卓越的设计。