電子設計商益華電腦(Cadence Design Systems, Inc.)宣布擴大與Arm的長期合作關係,強化以Arm Cortex- A78和Cortex-X1 CPU為設計基礎的行動裝置開發。為了推動Cortex-A78和Cortex-X1的採用,Cadence提供了全面的數位化全流程快速採用套件(RAK),幫助客戶在功耗、性能和面積(PPA)上進行最佳化,並提高整體設計生產力。此外,設計團隊在進行以ARM Cortex-A78和Cortex-X1 CPU為基礎的設計時,Cadence驗證套件及其引擎可提高驗證生產力。
數位全流程快速採用套件(RAK)
精進後的Cadence數位全流程快速採用套件 (RAK),可提供最佳的功率和性能,並支援7奈米和5奈米先進製程。全面整合的Cadence RTL-to-GDS RAK 包括了Genus合成解決方案、Innovus設計實現系統、Quantus 萃取解決方案、Tempus 時序Signoff和ECO解決方案,以及Voltus IC電源完整性解決方案。
數位全流程中整合的關鍵功能
.Cadence iSpatial技術整合Genus合成解決方案以及Innovus設計實現系統的,提供更好的PPA效能並完成更快的設計收斂
.從RTL至簽核的向量驅動(vector-driven)為功率進行優化,可協助設計工程師獲得關鍵負載模式的最低功耗
.使用Cadence獨特的數據模型,可同時實現電源完整性和簽核收斂,並整合設計實現、時序簽核和IR drop (降壓) 收斂引擎等,而這些正是在5奈米和7奈米先進製程上進行設計時的關鍵要素。
驗證套件及引擎
精進後的Cadence驗證套件及其引擎的組合展現強大的效能,可支援以Arm Cortex-A78和Cortex-X1 CPU為基礎的設計,並大幅提高了驗證效能。經優化的Cortex-A78和Cortex-X1 CPU的套件包括Cadence Xcelium邏輯模擬平台,PalladiumZ1企業級硬體驗證模擬平台,JasperGold形式驗證平台以及vManager驗證規劃與管理解決方案,以及包括ACE與CHI-D驗證IP與Perspec系統驗證工具Arm元件庫在內的Cadence Arm AMBA VIP。
支持Cortex-A78和Cortex-X1開發的關鍵技術包括了JasperGold形式化特徵驗證平台驗證(FPV)和順序等價性檢查(SEC)應用,皆已應用於鎖步(lock-step)驗證,以及用來確定結果的跨多核心檢查中。此外,雙方客戶已採用驗證套件的動態引擎進行驗證和早期軟體開發。
Arm客戶業務副總裁兼總經理Paul Williamson表示:「持續與Cadence合作,讓我們協助客戶實現更棒的性能、效率、可擴展性的晶片,達到行動產品差異化的最終實現目標。」
Paul Williamson接著說:「當客戶採用我們的Cortex-A78和Cortex-X1 CPU開發下一代行動產品,Cadence數位全流程RAK和驗證套件和引擎提供了所需的必要基礎,這使我們的合作夥伴能夠在5G時代延續過去智慧手機設計經驗。」
Cadence 市場行銷和業務發展資深副總裁Nimish Modi表示:「在過去的一年中,我們與Arm緊密合作,針對Cortex-A78和Cortex-X1 CPU確保我們的數位全流程RAK和驗證套件及引擎進行全面優化。」
Nimish Modi指出:「客戶持續面對來自緊迫交付時程及創新行動技術開發的壓力,而我們的合作確保客戶可以更快地讓Cortex-A78和Cortex-X1 CPU設計實現,並達到最終產品的預期目標和質量。」
Cadence數位化全流程為客戶提供設計收斂更快速的捷徑,以及更佳的可預測性。Cadence驗證套件具備一流的核心引擎、驗證結構技術,以及可提高驗證效能的解決方案。Cadence以智慧系統設計策略為藍圖,不斷推陳出新的流程和工具協助客戶實現卓越的設計。