英特尔在Hot Chips 34当中,强调实现2.5D和3D晶片块(tile)设计所需的最新架构和封装创新,将引领晶片制造的新时代,并在未来数年内推动摩尔定律的发展。英特尔执行长Pat Gelsinger(基辛格)向全球分享持续不断追求更强大运算能力的历程,提供来自全公司将推出的一系列产品细节,包括Meteor Lake、Ponte Vecchio GPU、Intel Xeon D-2700与D-1700以及FPGA,并概述其新的系统晶圆代工模式。
|
英特尔在Hot Chips 34当中,提供次世代技术产品架构预览。 |
英特尔执行长Pat Gelsinger指出,结合如RibbonFET、PowerVia、High-NA微影制程以及2.5D和3D封装的先进发展,我们拥有从今日单一封装1千亿个电晶体,进步至2030年1兆个电晶体的抱负。我认为现在不仅是更好,也是更为重要的时刻。我们都必须为半导体在现代日常生活中的关键作用,扮演倡议者的角色。
产业正在进入一个新的半导体黄金时代,这个时代的晶片制造需要从传统晶圆代工模式思维转变成系统晶圆代工。除了支援传统晶圆制造以外,英特尔的系统晶圆代工模式更结合先进的封装,开放的小晶片(chiplet)生态系和软体元件,透过组装和提供系统单封装(systems in a package)的方式,满足全球对於运算能力和全面沉浸式数位体验永无止境的渴求。英特尔也透过持续推进制程技术和晶片块设计,来满足产业需求。
在这个创新、成长和发现的时代,科技将从根本上改变我们体验世界的方式。无所不在运算、网路连接、基础设施和AI,随着它们相互结合、放大和强化,将继续创造有力的新可能性,塑造未来科技,让人类成就达到新的境界。
英特尔在Hot Chips 34提供下列次世代技术的产品架构预览:
·Meteor Lake、Arrow Lake和Lunar Lake处理器将以晶片块设计改变个人电脑,并於制造、功耗和效能方面创造效率。其使用了英特尔的Foveros互连技术,以3D配置相互分离的CPU、GPU、SoC和I/O晶片块堆叠方式来实现。产业对於Universal Chiplet Interconnect Express(UCIe)规范的支持,加强了此一平台的转型,让不同供应商在不同制程技术上设计和制造的晶片,在使用先进封装技术整合时能够偕同工作。
·代号Ponte Vecchio的英特尔资料中心GPU,是为解决横跨高效能运算(HPC)和AI超级运算工作负载所打造。它还充分利用英特尔的开放式软体模型,使用OneAPI简化API抽象和跨架构程式设计。Ponte Vecchio由数个复杂的设计所组成,这些设计以晶片块形式,采用嵌入式多晶片互连桥接(EMIB)和Foveros先进封装技术进行连接。高速MDFI互连让封装能够扩展至2个堆叠,允许单一封装包含超过1千亿个电晶体。
·Xeon D-2700和1700系列专为解决5G、物联网、企业和云端应用所设计,特别考虑到实作中常见的功耗和空间限制。这些晶片也是基於晶片块设计的实例,包含最先进的运算核心、可灵活运用封包处理器的100G乙太网路、内嵌加密加速、时间协调运算(time coordinated computing、TCC)、时效性网路(time-sensitive networking、TSN)和内建AI处理最隹化。
·FPGA技术仍然是强大且灵活的硬体加速工具,特别是在射频(RF)应用方面具有前景。英特尔藉由整合数位和类比晶片块,以及来自不同制程节点和晶圆代工厂的晶片块,展现出新的效率,替开发者缩短开发时间并以最高程度提升灵活性。英特尔将於近期分享其基於晶片块设计方式的成果。