账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
Altera FPGA架构储存设计可延长NAND快闪记忆体使用寿命
 

【CTIMES / SMARTAUTO ABC_1 报导】    2015年07月03日 星期五

浏览人次:【14923】

Altera公司开发采用其Arria 10 SoC架构的储存参考设计,与目前的NAND快闪记忆体相比,NAND快闪记忆体的使用寿命将加倍,程式擦除周期数增加了7倍。参考设计在经过最佳化的高性能价格比单晶片解决方案中,包括一颗Arria 10 SoC和整合双核心ARM Cortex A9处理器,同时采用了Mobiveil的固态硬碟(SSD)控制器,以及NVMdurance的NAND最佳化软体。这一个参考设计提高了NAND​​应用的性能和灵活性,同时延长了资料中心设备的使用寿命,进而降低了NAND​​阵列的成本。

具有嵌入式CPU架构的FPGA为云端运算和高性能运算系统的储存实施提供了创新方法
具有嵌入式CPU架构的FPGA为云端运算和高性能运算系统的储存实施提供了创新方法

使用具有整合硬式核心处理器系统的FPGA,设计人员发挥下一代NAND元件的低成本优势,同时保留了灵活性优势,所订制的解决方案增强了系统性能和耐用性,扩展了储存容量。这一个储存解决方案在一颗Arria 10 SoC中实现了Mobiveil的通用NVM Express控制器(UNEX)—为采用PCIe架构的SSD提供的可配置控制器,以及NVMdurance的NAND快闪记忆体最佳化软体,支援资料中心使用最先进的3D NAND技术,而不会像标准单元设计那样有很长的设计周期。

Mobiveil有限公司的执行长Ravi Thummarukudy表示:「采用FPGA架构的储存系统提供了硬体卸载功能,与ASIC SoC设计的快闪记忆体储存相比,可以容易地进行规范更新。新的Arria 10 SoC—其嵌入式ARM核心、PCI Express Gen3和DDR4介面,以及NVMdurance的SSD控制器和IP相结合,完全满足了资料中心设计人员对NAND储存解决方案的需求—降低功率消耗,增强可扩展性,减小整体拥有成本。」

Altera运算和储存业务部资深市场经理Robert Pierce表示:「目前为止,还无法非常经济的使用FPGA快闪记忆体储存功能。我们采用Arria 10 SoC架构的解决方案会让设计人员重新思考如何在云端和高性能运算系统中实现储存—为创新开辟了新途径,扩展了公司的投入,同时产品能够更迅速面市,这是极具差异化的竞争优势。」

在这一个参考设计中,Mobiveil的控制器支援多核心架构,执行绪可以按照自己的伫列和中断在每一个核心上运行,不需要任何锁定。 NVMdurance的NAND快闪记忆体最佳化软体一直监视NAND快闪记忆体的状态,即时自动调整控制参数,大幅地增强了快闪记忆体系统的耐用性。 Altera参考设计还具有端到端资料保护、加密和压缩功能,最佳化传输量和功率消耗,所有这些功能都可在一个小型的矽晶片接脚布局中实现。目前可以从Altera获得Altera的NAND 储存参考设计。

關鍵字: SoC架构  储存参考设计  FPGA  NAND  闪存  云端运算  Altera  系統單晶片 
相关新闻
AI PC市场蓬勃 新一轮晶片战一触即发
慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
AMD携手合作夥伴扩展AI解决方案 全方位强化AI策略布局
NVIDIA乙太网路技术加速被应用於建造全球最大AI超级电脑
Arm Tech Symposia 2024於台北展开 推动建构运算未来的人工智慧革命
相关讨论
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8CL7RH6GMSTACUKX
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw