帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
滿足先進IC封裝設計需求 明導推Xpedition高密度先進封裝流程
 

【CTIMES/SmartAuto 邱倢芯 報導】   2017年06月14日 星期三

瀏覽人次:【12043】

為了提供更快速且高品質的先進IC封裝設計結果,明導國際(Mentor)推出了端到端Xpedition高密度先進封裝(HDAP)流程,其設計環境可提供早期、快速的原型評估;明導認為,此一工具與現有的流程相比,可大幅地減少時間,可再細部建置之前充分進行HDAP的最佳化設計。

為了提供更快速且高品質的先進IC封裝設計結果,明導推出端到端Xpedition高密度先進封裝流程。
為了提供更快速且高品質的先進IC封裝設計結果,明導推出端到端Xpedition高密度先進封裝流程。

明導國際系統設計部市場開發經理Jamie Metcalfe表示,隨著扇出型晶圓封裝(FOWLP)等先進製程技術相繼興起,IC設計與封裝設計二個領域市場產生了重疊,面對此一趨勢,傳統設計方法因效率不佳,早已不能滿足其需求,因此該公司推出Xpedition HDAP解決方案。

Metcalfe解釋,此一方案包含了多重基板整合的原型製作,以及符合晶圓代工/OSAT等級驗證與簽核的細部實體建置。

Metcalfe認為,該公司所推出的新Xpedition HDAP流程採用Xpedition Substrate Integrator與Xpedition Package Designer兩項工具;前者針對完整跨域(Cross-domain)基板系統提供快速、可預測的封裝原型,以實現最佳效能、連接與可製造性。

後者則是完整的HDAP設計到光罩就緒(Design-to-mask-ready)GDS輸出解決方案,可滿足封裝實體建置需求。Metcalfe說明,Xpedition Package Designer運用內建的HyperLynx設計規則檢查(DRC),可在簽核前進行詳細的設計中檢查。

除此之外,HyperLynx FAST3D封裝解算器可用來建立封裝模型,此一流程也會直接與IC驗證工具Calibre整合,提供製程設計套件(PDK)簽核。

明導認為,2015年至2020年,FOWLP技術將有82%的成長空間;然而,先進封裝技術對於傳統設計與製造供應商是一種破壞式的創新,且其他高密度先進封裝技術的進展,也將推動元件與封裝的協同設計需求。

關鍵字: IC  高密度先進封裝  封裝  FOWLP  晶圓代工  OSAT  基板  光罩就緒  Mentor 
相關新聞
TrendForce:美關稅壁壘加速轉單 台晶圓廠產能利用率上升
調研:2024年Q1全球晶圓代工復甦緩慢 AI需求持續強勁
新思科技利用台積公司先進製程 加速新世代晶片創新
製造業Q1產值4.56%終結負成長 面板及汽車零組件製造創新高
是德、新思和Ansys共同開發支援台積電N6RF+製程射頻設計遷移流程
comments powered by Disqus
相關討論
  相關文章
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.12.160.63
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw