帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
採三閘極製程 Intel超級運算晶片明年現身
 

【CTIMES/SmartAuto 鍾榮峰 報導】   2011年06月21日 星期二

瀏覽人次:【6512】

英特爾在德國漢堡所舉行的國際超級運算大會(ISC)上宣佈,支援每秒百萬兆次(exascale)的超級運算架構MIC,將在2012年正式進入市場化階段,預計到2018年,支援平行運算的百萬兆次超級電腦將可進一步普及,屆時英特爾可望真正實現百萬兆次運算等級。

去年6月英特爾公佈了以多核心整合架構(Many Integrated Core;MIC)為基礎的處理器Knights Corner。在此次ISC大會上英特爾表示,Knights Corner處理器將採用最新的22奈米製程三閘極(tri-gate)電晶體技術,進入晶圓製程階段,相關產品可望在2012年推出。

未來,英特爾也將採用14奈米製程和更小的製程節點(process node),來因應MIC超級運算架構處理器的製程需求。這也意味著,英特爾欲藉由超級運算處理器製程,來延續摩爾定律在14奈米和以下製程的有效性;英特爾可以讓摩爾定律在超級運算領域中繼續適用。

當英特爾要將三閘極電晶體技術當作實現MIC超級運算架構處理器的步驟時,這也就表示英特爾已找出方法兼顧超級運算處理器的低功耗設計。英特爾在會場上就指出如何透過三閘極電晶體技術製造萬億次運算(teraflop)的超級運算處理器、而處理器只要用到20W功耗。

市場預估,Knights Corner處理器將容納超過50個處理核心,計算速度每秒可達quintillion次運算(1000 peta Flops;ExaFlops),亦即每秒鐘可以執行10的18次方運算速度,比起現在最強運算能力的超級電腦還要高出100倍。會場上英特爾並展示6家電腦廠商所推出採用MIC超級運算架構的電腦系統樣品,這6家廠商分別是Colfax、戴爾、惠普、IBM、SGI和Supermicro。

英特爾已先行一步推出多核心整合架構軟體開發平台Knights Ferry,並和幾家研究機構合作軟體可編程和高效能運行成果。透過MIC軟體可編程模式,可進一步可支援其他具備軟體可編程模組的Xeon處理器系列;熟悉Xeon X86架構的設計研發人員,便可在同樣的軟體可編程模組基礎上迅速地熟悉MIC開發環境。超級運算研究機構藉由MIC軟體開發平台,在幾小時之內便可讓MIC晶片架構達到650 GFLOPS(每秒6500億次)的浮點運算次數執行效能。

雖然英特爾這幾年在高速運算電腦領域沉潛已久,AMD和Nvidia的通用繪圖處理器(GPGPUs)聲勢反有凌駕趨勢。不過根據市調機構IDC的統計數據指出,在全球前500大超級電腦名單中,英特爾超級運算處理器(Xeon clusters)便佔有77%市佔率;而今年所有新款超級電腦系統中,英特爾將佔有90%的滲透率。英特爾已經發下豪語,未來5年內要讓伺服器採用英特爾晶片的數量增加1倍。看起來英特爾要在超級運算領域,展現好久不見的企圖心。

關鍵字: HPC  Many Integrated Core  tri-gate transistor  Intel(英代爾, 英特爾專用性伺服主機  微處理器 
相關新聞
美國國家實驗室打造超級電腦 異構運算架構滿足HPC和AI需求
AMD攜手合作夥伴擴展AI解決方案 全方位強化AI策略布局
NVIDIA乙太網路技術加速被應用於建造全球最大AI超級電腦
2024 Arm科技論壇台北展開 推動建構運算未來的人工智慧革命
NVIDIA將生成式AI工具、模擬和感知工作流程帶入ROS開發者生態系
comments powered by Disqus
相關討論
  相關文章
» 揮別製程物理極限 半導體異質整合的創新與機遇
» Intel OpenVINO 2023.0初體驗—如何快速在Google Colab運行人臉偵測
» 使用PyANSYS探索及優化設計
» 5G無線電網路:未來工廠的核心
» 隔離式封裝的優勢


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.135.209.107
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw