帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
TSIA:DRAM製程獎勵應維持0.18微米
 

【CTIMES/SmartAuto 報導】   2005年10月03日 星期一

瀏覽人次:【1798】

經濟部日前正進行兩年一次「新興重要策略性產業屬於製造業及技術服務業部分獎勵辦法」之檢討,其中DRAM部份,擬將獎勵範圍修訂為「DRAM(設計以製程0.13微米以下技術)」。台灣半導體產業協會在匯集會員廠商意見後,強烈建議將獎勵範圍維持在0.18微米門檻。

現今DRAM產品設計,配合製程技術之演進,有兩種走向,一為大容量高密度標準型DRAM,如DDR/DDR II,製程採用0.13、0.11、0.09微米等,而利基型(特殊應用)DRAM,如LP SDRAM等,並不追求大容量、高密度,其製程仍採用0.18微米以下技術。不論是DDR/DDR II或是LP SDRAM,在設計上都有其深度與難度,均屬高科技產品。

不同於DRAM製造業,DRAM IC設計業(Fabless)屬專業IC設計公司,並非以製程技術之開發為主,而是以IC電路設計技術為其主要競爭核心;其供應市場系以特定型應用(Specialty DRAM)為主,必須以其設計技術提供各特定客戶規格之所需。由於其製程條件並非自我掌控,更需要以設計技術彌補可能取得製程條件差異之影響;雖目前標準型DRAM之製程已微縮至0.11um;惟特定型應用之DRAM製程微縮至一極限後,反而受到封裝條件的限制而無法適用。因此,就DRAM IC設計技術而言,維持在0.18um門檻應屬合理。

關鍵字: DRAM  TSIA  動態隨機存取記憶體 
相關新聞
台灣美光台中四廠正式啟用 將量產HBM3E及其他產品
美光發布記憶體擴充模組 加速CXL 2.0應用
宇瞻看好印度製造 台灣首批MII的DRAM模組本月出貨
美光發布 2023 年永續發展報告 與產業夥伴實現淨零排放願景
Solidigm資料中心SSD具備高密度與效能
comments powered by Disqus
相關討論
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» NanoEdge AI 解決方案協助嵌入式系統開發應用


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.129.69.151
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw