帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
明導Olympus-SoC佈局繞線系統獲台積電測試認可
 

【CTIMES/SmartAuto 劉筱萍 報導】   2008年12月21日 星期日

瀏覽人次:【2560】

明導國際(Mentor Graphics)正式宣布Olympus-SoC佈局繞線系統針對台積電40奈米製程的晶片設計流程已獲台積電測試認可,並立即供應客戶使用。該項測試包含了手持式元件與無線裝置所用的高效率40奈米低功耗(LP)製程以及效能導向的中央處理單元(CPU)、圖形處理單元(GPU)、遊戲機台及網路元件所用的40奈米通用型(G)製程。Olympus-SoC提供多角多模積體電路實現平台使得時序、功耗、訊號完整性及製造過程中的變異性等因素能夠同時進行最佳化。

除了滿足台積電40奈米製程所有的需求而獲得認可之外,明導國際次世代的佈局繞線系統Olympus-SoC能夠進行分析並同時將因製程邊角、生產過程及設計模式所產生的變異予以最佳化。憑藉著擁有專利的多角多模技術與極精簡的資料模型,Olympus-SoC全面性地處理在最具領先優勢的製程節點上所發生的效能、容量、上市時程與變異性等眾多挑戰。該項產品強調的特點包括適應性的變異處理引擎、多角多模時鐘樹合成(MCMM CTS) 、針對可製造性設計(DFM)考量的繞線系統、內含具備簽發(signoff)品質的時序分析引擎、多角多模訊號完整性處理以及先進的晶片整合能力。除此之外,Olympus-SoC系統目前更提供任務導向型平行處理技術使得時序分析與最佳化等工作能夠平行執行,進而達到執行所需時間的改善。以一個使用8個CPU核心的環境為例,時序分析的工作可提供多達7倍的執行時間的改善,而在設計收歛的最佳化工作方面也可將工具執行時間縮短至只使用1個CPU情況下的四分之一。該項解決方案已在各種不同應用領域中完成了許多流片成功(tape-out)的工作而獲得充分的驗證。

關鍵字: 佈局繞線系統  40奈米製程  台積電(TSMC明導國際(Mentor Graphics
相關新聞
新思科技與台積電合作 實現數兆級電晶體AI與多晶粒晶片設計
Ansys、台積電和微軟合作 提升矽光子元件模擬分析速度達10倍
台積電擴大與Ansys合作 整合AI技術加速3D-IC設計
矽光子產業聯盟正式成立 助力台灣掌握光商機
新思科技利用台積公司先進製程 加速新世代晶片創新
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 揮別製程物理極限 半導體異質整合的創新與機遇
» 跨過半導體極限高牆 奈米片推動摩爾定律發展
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.223.210.249
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw