账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
益华计算机宣布14奈米测试芯片投入试产
搭配ARM处理器与IBM FinFET制程技术

【CTIMES/SmartAuto 秦瑞芳报导】   2012年11月21日 星期三

浏览人次:【6600】

益华计算机(Cadence Design Systems, Inc.)宣布,配备运用IBM的FinFET制程技术而设计实现之ARM Cortex-M0处理器的14奈米测试芯片投入试产。成功投产归功于三大技术领袖的密切协作,三大厂商连手建立了一个生态体系,在以FinFET为基础的14奈米设计流程中,克服从设计到制造的各种新挑战。

14奈米生态系统与芯片是ARM、Cadence与IBM合作在14奈米以上的先进制程开发系统芯片(SoCs)之多年期协议的重大里程碑。运用FinFET技术的14奈米设计SoC实现了大幅减少耗电的承诺。

这个芯片之所以开发,是为了要验证14奈米设计专属基础IP的建构基块。除了ARM处理器、SRAM内存区块之外,还包含了其他区块,为以FinFET为基础的ARM Artisan实体IP的基础IP开发工作提供不可或缺的特性数据。

ARM设计工程师们运用建立在IBM的绝缘层上覆硅(silicon-on-insulator,SOI)技术之上的14奈米FinFET技术的ARM Cortex-M0处理器,提供最佳的效能/功耗组合。采用周延的14奈米双重曝光与FinFET支持方法,搭配使用Cadence技术的工程人员来设计FinFET

为了成功,工程师们必须要有14奈米与FinFET规则台(rule decks)以及更佳的时序分析的支持。这个芯片是运用Cadence EncounterR Digital Implementation (EDI)系统而设计实现的,具备运用Cadence Virtuoso工具而设计的ARM 8-track 14奈米FinFET标准单元库。EDI系统提供按照以FinFET为基础的14奈米DRC规则执行设计实现所需的先进数字功能,并纳入全新GigaOpt优化技术,享受FinFET技术所提供的功耗与效能优势。此外,这个解决方案也运用通过生产验正的双重曝光更正设计实现功能。Encounter Power System、Encounter Timing System与Cadence QRC Extraction提供支持14奈米FinFET结构的14nm时序与电源signoff功能。

關鍵字: 14奈米  ARM处理器  益华计算机  IBM 
相关产品
IBM推出watsonx Granite模型系列及提供客户保护
Cadence推出全新Certus设计收敛方案 实现十倍快全晶片同步优化签核
IBM Power10 伺服器系列新品协助客户快速回应变化需求
Cadence推出Optimality Explorer革新系统设计 以AI驱动电子系统优化
Cadence数位、客制与类比流程 获台积电3奈米和4奈米制程认证
  相关新闻
» Cadence获颁赠绿色系统夥伴奖 肯定协助台湾产业迈向绿色永续
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
  相关文章
» 3D IC 设计入门:探寻半导体先进封装的未来
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BRBQHDQMSTACUKS
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw