帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
益華電腦宣布14奈米測試晶片投入試產
搭配ARM處理器與IBM FinFET製程技術

【CTIMES/SmartAuto 秦瑞芳報導】   2012年11月21日 星期三

瀏覽人次:【6598】

益華電腦(Cadence Design Systems, Inc.)宣布,配備運用IBM的FinFET製程技術而設計實現之ARM Cortex-M0處理器的14奈米測試晶片投入試產。成功投產歸功於三大技術領袖的密切協作,三大廠商聯手建立了一個生態體系,在以FinFET為基礎的14奈米設計流程中,克服從設計到製造的各種新挑戰。

14奈米生態系統與晶片是ARM、Cadence與IBM合作在14奈米以上的先進製程開發系統晶片(SoCs)之多年期協議的重大里程碑。運用FinFET技術的14奈米設計SoC實現了大幅減少耗電的承諾。

這個晶片之所以開發,是為了要驗證14奈米設計專屬基礎IP的建構基塊。除了ARM處理器、SRAM記憶體區塊之外,還包含了其他區塊,為以FinFET為基礎的ARM Artisan實體IP的基礎IP開發工作提供不可或缺的特性資料。

ARM設計工程師們運用建立在IBM的絕緣層上覆矽(silicon-on-insulator,SOI)技術之上的14奈米FinFET技術的ARM Cortex-M0處理器,提供最佳的效能/功耗組合。採用周延的14奈米雙重曝光與FinFET支援方法,搭配使用Cadence技術的工程人員來設計FinFET

為了成功,工程師們必須要有14奈米與FinFET規則台(rule decks)以及更佳的時序分析的支援。這個晶片是運用Cadence EncounterR Digital Implementation (EDI)系統而設計實現的,具備運用Cadence Virtuoso工具而設計的ARM 8-track 14奈米FinFET標準單元庫。EDI系統提供按照以FinFET為基礎的14奈米DRC規則執行設計實現所需的先進數位功能,並納入全新GigaOpt最佳化技術,享受FinFET技術所提供的功耗與效能優勢。此外,這個解決方案也運用通過生產驗正的雙重曝光更正設計實現功能。Encounter Power System、Encounter Timing System與Cadence QRC Extraction提供支援14奈米FinFET結構的14nm時序與電源signoff功能。

關鍵字: 14奈米  ARM處理器  益華電腦(CadenceIBM 
相關產品
IBM推出watsonx Granite模型系列及提供客戶保護
Cadence推出全新Certus設計收斂方案 實現十倍快全晶片同步優化簽核
IBM Power10 伺服器系列新品協助客戶快速回應變化需求
Cadence推出Optimality Explorer革新系統設計 以AI驅動電子系統優化
Cadence數位、客製與類比流程 獲台積電3奈米和4奈米製程認證
  相關新聞
» Cadence獲頒贈綠色系統夥伴獎 肯定協助台灣產業邁向綠色永續
» 豪威集團推出用於存在檢測、人臉辨識和常開功能的超小尺寸感測器
» ST推廣智慧感測器與碳化矽發展 強化於AI與能源應用價值
» ST:AI兩大挑戰在於耗能及部署便利性 兩者直接影響AI普及速度
» 慧榮獲ISO 26262 ASIL B Ready與ASPICE CL2認證 提供車用級安全儲存方案
  相關文章
» 3D IC 設計入門:探尋半導體先進封裝的未來
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.138.125.86
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw