帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Lattice發表第二個ispMACH 5000VGSuperBIG CPLD
 

【CTIMES/SmartAuto 陳果樺報導】   2002年01月21日 星期一

瀏覽人次:【3207】

佳營電子公司所代理的萊迪斯半導體公司(Lattice)21日發表,在ispMACH 5000VG SuperBIG CPLD系列中的最小成員,具有768個高效能邏輯巨集單元的ispMACH 5768VG。這發表持續擴展3.3V-ispMACH 5000VG系列,這系列也包括先前所發表1024個巨集單元的ispMACH 51024VG元件。這個系統內可編程(ISP,In-SystemProgrammable)邏輯系列,提供了Lattice ispLSI 5000VE元件高至兩倍的邏輯容量,而且更包括了一些新的特性,例如先進輸入/輸出(I/O)標準(GTL+,HSTL,SSTL,等等)的sysIO支援以及sysCLOCK鎖相迴路(Phase Locked Loops, PLLs)。ispMACH 5768VG的效能被定義在5ns接腳對接腳邏輯延遲(tPD),以及178MHz的操作頻率(fMAX),是此密度元件的世界級效能。這系列的發表表示了Lattice由3.3VispMACH 5000VG,ispLSI 2000VE 和 ispLSI 5000VE系列組成第二代BFW大-快速-廣寬(Big-Fast-Wide)產品的完成。

Lattice產品市場部協理Steve Stark先生表示,「ispMACH 5000VG系列同時兼俱CPLD的效能和可預測性且支援以前僅可用在FPGAs的邏輯密度和系統綜合能力時。現在系統設計者有強大的新CPLD系列來實現他們下一代邏輯設計.」

ispMACH 5000VG系列的元件包含了Lattice ispLSI5000V系列的領導性SuperWIDE巨集單元架構。開始於768巨集單元的邏輯容量大得足以掌握一般實現在CPLDs的各種功能,例如匯流排介面電路(bus bridges),記憶體控制器,和邏輯控制器,同時遠超過一般CPLDs競爭者所能找到的最大值512巨集單元。在ispMACH 5000VG元件中所提供的大量sysIO能力接腳(每元件從196到384)使他們在廣寬匯流排界面的應用變得理想。這些元件的立即啟動能力亦使他們合適於大且複雜系統中的啟動順序控制。

關鍵字: 佳營電子  Lattice  Steve Stark  可編程處理器 
相關產品
萊迪思以Lattice Drive解決方案拓展軟體產品 加速汽車應用開發
萊迪思推MachXO5-NX系列 擴大FPGA安全控制能力
萊迪思新版sensAI解決方案打造網路邊緣裝置AI/ML應用
萊迪思新版sensAI實現10倍效能提升
世平與馳晶科技推出以Lattice ECP5為基礎的SoC電子後視鏡
  相關新聞
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
» SEMI提4大方針增台灣再生能源競爭力 加強半導體永續硬實力
» 國科會促產創共造算力 主權AI產業專區落地沙崙
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» NanoEdge AI 解決方案協助嵌入式系統開發應用

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.149.235.171
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw