帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
ADI時脈抖動衰減器最佳化JESD204B串列介面 適用於基地台應用
 

【CTIMES/SmartAuto 編輯部報導】   2015年09月11日 星期五

瀏覽人次:【3532】

全球高性能信號處理解決方案廠商亞德諾半導體(ADI)日前發表一款高性能時脈抖動衰減器,是專為支援JESD204B串列介面標準所設計,適用於連接基地台設計中的高速資料轉換器與現場可編程閘陣列(FPGA)。JESD204B介面是專門針對高資料速率系統設計需求所開發, 3.2 GHz HMC7044時脈抖動衰減器內建可支援與加強該介面標準的獨特功能。HMC7044提供50 fs的抖動性能,可改善高速資料轉換器的信雜比和動態範圍。該元件也提供了14組低雜訊且可配置的輸出,與許多不同元件連結時更具彈性。HMC7044也提供各種時脈管理與分配特點,使得基地台的設計者利用單個元件就能建構完整的時脈設計。

亞德諾半導體(ADI)新款高性能時脈抖動衰減器是專為支援JESD204B串列介面標準所設計,適用於連接基地台設計中的高速資料轉換器與現場可編程閘陣列(FPGA)。
亞德諾半導體(ADI)新款高性能時脈抖動衰減器是專為支援JESD204B串列介面標準所設計,適用於連接基地台設計中的高速資料轉換器與現場可編程閘陣列(FPGA)。

基地台應用中有許多串列JESD204B資料轉換器通道需要將其資料框架與FPGA對齊。HMC7044時脈抖動衰減器可在資料轉換器系統中產生信號源同步且可調的樣本與框架對齊(SYSREF)時脈,使JESD204B系統設計得以簡化。該元件具有兩組鎖相迴路(PLL)和重疊的內建式壓控振盪器(VCO)。第一組PLL將低雜訊的本地壓控時脈振盪器(VCXO)鎖定至雜訊相對較多的參考器,而第二組PLL則以非常少的額外雜訊將VCXO信號倍頻至VCO頻率。針對蜂巢式基礎架構JESD204B時脈產生、無線基礎設施、資料轉換時脈、微波基頻帶卡、以及其它高速通訊應用,HMC7044架構以低相位雜訊與整合式抖動提供了絕佳的頻率生成性能。

產品特性

‧支援JEDEC JESD204B

‧超低RMS抖動:50 fs(12 KHz至20 MHz,典型值)

‧雜訊基準:- 162 dBc /Hz(245.76 MHz)

‧低相位雜訊:< - 142 dBc /Hz(800 kHz至983.04 MHz輸出頻率)

‧PLL2提供多達14組差動元件時脈

‧支援高達5 GHz的外部 VCO 輸入

‧內建穩壓器提供出色的PSRR

價格及供應時程

產品

樣品提供

正式量產

以1,000顆量計單價

封裝方式

HMC7044

供貨中

供貨中

$12.75美元

68隻接腳

10-mm × 10-mm LFCSP封裝

關鍵字: 時脈抖動衰減器  串列  介面標準  基地台  高速資料轉換器  FPGA  亞德諾半導體  ADI(美商亞德諾系統單晶片 
相關產品
貿澤與ADI合作全新電子書探索電子設計電源效率與耐用性
AMD Instinct MI325X加速器提 提供HBM3E記憶體容量
是德科技可攜式800GE桌上型系統 適用於AI和資料中心互連測試
AMD擴展Alveo產品系列 推出纖薄尺寸電子交易加速卡
AMD全新Ryzen AI PRO 300系列處理器 為新一代商用PC挹注動能
  相關新聞
» 貿澤電子即日起供貨ADI ADAQ7767-1 μModule DAQ解決方案
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
» SEMI提4大方針增台灣再生能源競爭力 加強半導體永續硬實力
  相關文章
» 探討用於工業馬達控制的CANopen 協定
» 確保機器人的安全未來:資安的角色
» 智慧型無線工業感測器之設計指南
» 自動測試設備系統中的元件電源設計
» 運用返馳轉換器的高功率應用設計

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BMC1LXRGSTACUKP
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw