账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
ADI时脉抖动衰减器最佳化JESD204B串列介面适用于基地台应用
 

【CTIMES/SmartAuto 編輯部报导】   2015年09月11日 星期五

浏览人次:【3531】

全球高性能信号处理解决方案厂商亚德诺半导体(ADI)日前发表一款高性能时脉抖动衰减器,是专为支援JESD204B串列介面标准所设计,适用于连接基地台设计中的高速资料转换器与现场可编程闸阵列(FPGA)。 JESD204B介面是专门针对高资料速率系统设计需求所开发, 3.2 GHz HMC7044时脉抖动衰减器内建可支援与加强该介面标准的独特功能。 HMC7044提供50 fs的抖动性能,可改善高速资料转换器的信杂比和动态范围。该元件也提供了14组低杂讯且可配置的输出,与许多不同元件连结时更具弹性。 HMC7044也提供各种时脉管理与分配特点,使得基地台的设计者利用单个元件就能建构完整的时脉设计。

亚德诺半导体(ADI)新款高性能时脉抖动衰减器是专为支援JESD204B串列介面标准所设计,适用于连接基地台设计中的高速资料转换器与现场可编程闸阵列(FPGA)。
亚德诺半导体(ADI)新款高性能时脉抖动衰减器是专为支援JESD204B串列介面标准所设计,适用于连接基地台设计中的高速资料转换器与现场可编程闸阵列(FPGA)。

基地台应用中有许多串列JESD204B资料转换器通道需要将其资料框架与FPGA对齐。 HMC7044时脉抖动衰减器可在资料转换器系统中产生信号源同步且可调的样本与框架对齐(SYSREF)时脉,使JESD204B系统设计得以简化。该元件具有两组锁相回路(PLL)和重叠的内建式压控振荡器(VCO)。第一组PLL将低杂讯的本地压控时脉振荡器(VCXO)锁定至杂讯相对较多的参考器,而第二组PLL则以非常少的额外杂讯将VCXO信号倍频至VCO频率。针对蜂巢式基础架构JESD204B时脉产生、无线基础设施、资料转换时脉、微波基频带卡、以及其它高速通讯应用,HMC7044架构以低相位杂讯与整合式抖动提供了绝佳的频率生成性能。

产品特性

‧支援JEDEC JESD204B

‧超低RMS抖动:50 fs(12 KHz至20 MHz,典型值)

‧杂讯基准:- 162 dBc /Hz(245.76 MHz)

‧低相位杂讯:

‧PLL2提供多达14组差动元件时脉

‧支援高达5 GHz的外部 VCO 输入

‧内建稳压器提供出色的PSRR

價格及供應時程"价格及供应时程

产品

样品提供

正式量产

以1,000颗量计单价

封装方式

HMC7044

供货中

供货中

$12.75美元

68只接脚

10-mm × 10-mm LFCSP封装

關鍵字: 时脉抖动衰减器  串列  介面标准  基地台  高速资料转换器  FPGA  亚德诺半导体  ADI  系統單晶片 
相关产品
贸泽与ADI合作全新电子书探索电子设计电源效率与耐用性
AMD Instinct MI325X加速器提 提供HBM3E记忆体容量
是德科技可携式800GE桌上型系统 适用於AI和资料中心互连测试
AMD扩展Alveo产品系列 推出纤薄尺寸电子交易加速卡
AMD全新Ryzen AI PRO 300系列处理器 为新一代商用PC??注动能
  相关新闻
» 贸泽电子即日起供货ADI ADAQ7767-1 μModule DAQ解决方案
» 巴斯夫与Fraunhofer光子微系统研究所共厌 合作研发半导体产业创新方案10年
» 工研院IEK眺??2025年半导体产业 受AI终端驱动产值达6兆元
» ASM携手清大设计半导体制程模拟实验 亮相国科会「科普环岛列车」
» SEMI提4大方针增台湾再生能源竞争力 加强半导体永续硬实力
  相关文章
» 探讨用於工业马达控制的CANopen 协定
» 确保机器人的安全未来:资安的角色
» 智慧型无线工业感测器之设计指南
» 自动测试设备系统中的元件电源设计
» 运用返驰转换器的高功率应用设计

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BM8R58XYSTACUKK
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw