芯科實驗室有限公司(Silicon Laboratories )近日宣佈,推出首顆最佳效能、最高整合度的時脈IC,以因應具備複雜時脈要求的高速光傳輸網路(OTN)應用。
|
Silicon Labs推出高效能4-PLL時脈IC以因應光網路挑戰 |
芯科實驗室表示,利用Silicon Labs專利的DSPLL技術,新推出的Si5374和Si5375是第一款整合了四個獨立高效能鎖相迴路(PLL)的單晶片時脈IC,它所提供的PLL整合是其他競爭解決方案的兩倍,抖動則低了40%。
OTN是下一代協定(ITU G.8251和G.709),以更具效率的方式在光網路上提供多樣化的服務,成為邊緣路由器、分波多工(WDM)傳輸裝置、電信級乙太網路和多重服務平台的理想解決方案。OTN應用面臨了複雜的時脈挑戰,因為它需要多個非整數相關(non-integer-related)頻率的低抖動時脈。Silicon Labs Si537x元件具四重DSPLL,可產生多達八個低抖動輸出時脈,簡化任何協定、任何接埠的10G、40G和100G OTN線路卡設計。
DSPLL時脈倍頻器可分別配置,並可從2 kHz-710 MHz的輸入產生從2 kHz-808 MHz的任意頻率。這種頻率彈性可降低多協定OTN線路卡的成本與複雜度,因為它把多重抖動清除時脈IC的需求降到最低。Si537x元件具備0.4ps抖動效能,其彈性DSPLL架構可簡化高速PHY參考時脈。因此,OTU3和OTU4的應用便無需使用離散式基於VCXO的PLL。
Si537x元件不需要分隔上行低頻寬PLL,即可精準地鎖定間隔的時脈輸入,而這也是OTN線路卡對時脈的重要要求。其他的電信級功能還包括可與SONET相容的抖動峰值(最大為0.1 dB),創新的無中斷切換能力則能將參考切換時的輸出時脈相位瞬變降到最低,。每個DSPLL引擎都具備完全整合的迴路濾波器,可支援低至4 Hz的使用者編程頻寬,漂移過濾和抖動衰減得以一併達成,並可針對每個波段來配置。