帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 產品 /
Altera為矽智財保護提供設計安全的解決方案
 

【CTIMES/SmartAuto 報導】   2006年06月22日 星期四

瀏覽人次:【1419】

在當今競爭激烈的商業環境以及政府和軍事等對安全性要求很高的應用中,實現矽智財(IP)保護已經成為具有挑戰性的任務。Altera宣佈可提供全面性的Stratix II FPGA設計安全解決方案來保護IP。Stratix II設計安全解決方案使用先進加密標準(AES)以及128位元非揮發性密鑰,實現起來方便,適用於對設計要求具有靈活性和保密性的應用。

隨著每一製程技術節點的發展,FPGA在密度、功能和性能上不斷進步,越來越多的設計人員採用FPGA實現以往由ASIC或者ASSP完成的關鍵系統功能。

TPACK的CEO Peter Viereck表示,「Stratix II FPGA以及HardCopy結構化ASIC所具有的非揮發性安全性,使我們的解決方案具有ASSP的安全性和成本,以及可編程邏輯的產品及時面市和靈活性優勢。由於Stratix II FPGA結合了AES領先的性能、密度,因此,提供的完整的Ethernet/MPLS和Ethernet-over-SONET/SDH解決方案能夠滿足最苛刻的規範要求。」

Stratix II和Stratix II GX元件是支援採用128位元ASE和非揮發性密鑰配置位元流加密的FPGA。使用者定義的AES密鑰可以設置到儲存在Stratix II元件的128位非揮發性密鑰中。Quartus II設計軟體使用相同的密鑰來產生加密配置檔,該檔案儲存在外部記憶體或者配置元件中。供電時,記憶體或者配置元件向FPGA發送加密配置檔,FPGA使用儲存的密鑰來解密檔案,對自己進行配置。這種Stratix II AES實現方法透過了FIPS 197認證。Stratix II GX完整的設計安全解決方案將於2006年第三季供貨。

Altera亞太地區市場總監梁樂觀表示:「Stratix II系列FPGA是唯一能夠支援非揮發性設計安全性的高性能FPGA。Stratix II FPGA位元流加密的安全方法保護了私有設計和IP,在保護客戶IP投資上具有優勢。」

關鍵字: FPGA  Altera  梁樂觀  CEO Peter Viereck  可編程處理器 
相關產品
AMD Instinct MI325X加速器提 提供HBM3E記憶體容量
是德科技可攜式800GE桌上型系統 適用於AI和資料中心互連測試
AMD擴展Alveo產品系列 推出纖薄尺寸電子交易加速卡
AMD全新Ryzen AI PRO 300系列處理器 為新一代商用PC挹注動能
AMD為成本敏感型邊緣應用打造Spartan UltraScale+產品系列
  相關新聞
» 巴斯夫與Fraunhofer研究所共慶 合作研發半導體產業創新方案10年
» 工研院IEK眺望2025:半導體受AI終端驅動產值達6兆元
» ASM攜手清大設計半導體製程模擬實驗 亮相國科會「科普環島列車」
» SEMI提4大方針增台灣再生能源競爭力 加強半導體永續硬實力
» 國科會促產創共造算力 主權AI產業專區落地沙崙
  相關文章
» 使用PyANSYS探索及優化設計
» 隔離式封裝的優勢
» MCU新勢力崛起 驅動AIoT未來關鍵
» 功率半導體元件的主流爭霸戰
» NanoEdge AI 解決方案協助嵌入式系統開發應用

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.147.89.50
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw