佳營電子公司所代理的萊迪斯半導體公司(Lattice)21日發表,在ispMACH 5000VG SuperBIG CPLD系列中的最小成員,具有768個高效能邏輯巨集單元的ispMACH 5768VG。這發表持續擴展3.3V-ispMACH 5000VG系列,這系列也包括先前所發表1024個巨集單元的ispMACH 51024VG元件。這個系統內可編程(ISP,In-SystemProgrammable)邏輯系列,提供了Lattice ispLSI 5000VE元件高至兩倍的邏輯容量,而且更包括了一些新的特性,例如先進輸入/輸出(I/O)標準(GTL+,HSTL,SSTL,等等)的sysIO支援以及sysCLOCK鎖相迴路(Phase Locked Loops, PLLs)。ispMACH 5768VG的效能被定義在5ns接腳對接腳邏輯延遲(tPD),以及178MHz的操作頻率(fMAX),是此密度元件的世界級效能。這系列的發表表示了Lattice由3.3VispMACH 5000VG,ispLSI 2000VE 和 ispLSI 5000VE系列組成第二代BFW大-快速-廣寬(Big-Fast-Wide)產品的完成。
Lattice產品市場部協理Steve Stark先生表示,「ispMACH 5000VG系列同時兼俱CPLD的效能和可預測性且支援以前僅可用在FPGAs的邏輯密度和系統綜合能力時。現在系統設計者有強大的新CPLD系列來實現他們下一代邏輯設計.」
ispMACH 5000VG系列的元件包含了Lattice ispLSI5000V系列的領導性SuperWIDE巨集單元架構。開始於768巨集單元的邏輯容量大得足以掌握一般實現在CPLDs的各種功能,例如匯流排介面電路(bus bridges),記憶體控制器,和邏輯控制器,同時遠超過一般CPLDs競爭者所能找到的最大值512巨集單元。在ispMACH 5000VG元件中所提供的大量sysIO能力接腳(每元件從196到384)使他們在廣寬匯流排界面的應用變得理想。這些元件的立即啟動能力亦使他們合適於大且複雜系統中的啟動順序控制。