帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
創意電子採用Cadence數位方案 完成首款台積電N3製程晶片
 

【CTIMES/SmartAuto 籃貫銘 報導】   2023年02月02日 星期四

瀏覽人次:【1968】

益華電腦(Cadence Design Systems, Inc.) 宣布,創意電子採用Cadence數位解決方案成功完成先進的高效能運算(HPC)設計和CPU設計。其中,HPC設計採用了台積電先進的N3製程,運用Cadence Innovus設計實現系統,順利完成首款具有高達350萬個實例數(instance)、時脈頻率高達3.16GHz的先進設計。

另一款CPU 設計則是在台積電N5製程技術上,利用以AI驅動的Cadence Cerebrus智慧晶片設計工具以及Cadence數位全流程,成功讓晶片降低8%功耗、減少9%的設計面積,同時顯著地提高了設計生產力。

Innovus設計實現系統高精確度的GigaPlace佈局引擎為創意電子提供了對 TSMC FINFLEX單元行佈局的支持與腳位接取等,以實現台積電N3製程設計法則檢查(DRC)收斂。另外,先進的GigaOpt引擎透過台積電N3元件庫進行最佳配置,同時平衡不同的元件使用率來優化設計。

Innovus設計實現系統更具備了大規模平行架構,結合了完善的NanoRoute引擎,讓創意電子能夠及早在設計流程初期,就能解決訊號完整性問題,同時提升佈線後的設計相關性。

Cadence Cerebrus與完整的Cadence數位產品線相結合,有助於為創意電子大幅提升功耗、性能和面積(PPA)的表現,並在5奈米CPU設計上藉由合成、設計實現到簽核的完整數位全流程,從而優化設計團隊的生產力。Cadence Cerebrus 的獨特之處在於以AI強化學習引擎,可自主優化創意電子的設計流程,使團隊能夠超越人類潛力並加快上市時間。

創意電子設計服務單位中心資深副總經理林景源博士表示:「創意電子是先進晶片解決方案的市場領導者,服務於AI、HPC、5G、工業和其他新興領域。有鑑於我們致力為客戶提供最具競爭力設計的承諾,不斷投資先進技術對我們非常重要。我們選擇Cadence Cerebrus智慧晶片設計工具,正是因為其與更廣泛的數位流程相互結合,透過AI技術幫助我們實現更快設計周轉,同時又能提升PPA表現。此外,Innovus設計實現系統幫助我們完成了第一款N3晶片,使我們的團隊能夠加速創建高性能、低功耗的HPC設計。」

關鍵字: EDA  益華電腦(Cadence
相關新聞
Cadence獲頒贈綠色系統夥伴獎 肯定協助台灣產業邁向綠色永續
【東西講座】3D IC設計的入門課!
Cadence:AI 驅動未來IC設計 人才與市場成關鍵
西門子EDA看好3D-IC設計趨勢 聚焦軟體定義應用發展
TESDA延攬AMD副總裁王啟尚新任董事
comments powered by Disqus
相關討論
  相關文章
» 掌握石墨回收與替代 化解電池斷鏈危機
» 3D IC 設計入門:探尋半導體先進封裝的未來
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 意法半導體的邊緣AI永續發展策略:超越MEMS迎接真正挑戰
» 光通訊成長態勢明確 訊號完整性一測定江山


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.146.206.246
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw