帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Renesas採用Cadence AI驗證平台 加速汽車應用設計上市時間
 

【CTIMES/SmartAuto 籃貫銘 報導】   2023年03月13日 星期一

瀏覽人次:【1505】

益華電腦(Cadence Design Systems, Inc.) 宣布,瑞薩電子已採用全新的 Cadence Verisium人工智慧 (AI)驅動的驗證平台,實現高效的根本溯源分析調試,並顯著提高了調試效率,縮短針對R-Car 汽車應用設計的上市時間。

Verisium平台和應用程序,包括 Versium AutoTriage、Verisium SemanticDiff、Verisium WaveMiner、Verisium PinDown、Verisium Debug 和 Verisium Manager,與 Cadence 整合型企業數據和AI平台(簡稱JedAI) 整合,實現 AI 驅動的根本溯源分析。該解決方案提供從 IP 到 SoC 以及從單次到多次運行的整體調試解決方案,通過波形、原理圖、驅動程序追蹤和 SmartLog 技術,實現快速、全面的交互式和後處理調試流程,將效能提升到一個新的水平。

越南瑞薩設計(Renesas Design Vietnam Co., Ltd.) 總裁 Noriaki Sakamoto 先生表示:「品質和效率對於確保我們的R-Car 設計如期完成至關重要。Cadence 的 Verisium Debug 使我們的工程師能夠調試從 IP 到 SoC 的設計。新的波形格式經過精心設計,可滿足現代驗證需求,有助於將驗證探測性能提高 2 倍。透過使用 Verisium 人工智慧驅動的應用程序,整個調試效率提高 6 倍之多,助力設計團隊大幅縮短整體驗證週期。」

Cadence資深副總裁暨系統與驗證事業部總經理 Paul Cunningham 表示:「人工智慧的無窮潛力重塑我們認知的 EDA 格局。通過在 Cadence JedAI 平台下匯集我們驗證全流程的所有輸入和輸出,我們能夠為Verisium AI 驅動的應用程序開創嶄新的層級,從而顯著提高我們客戶的驗證生產力和效率。」

Verisium AI驅動驗證平台是Cadence驗證完整流程的一部分,其中包括 Palladium Z2企業模擬平台、Protium X2原型設計、Xcelium模擬、Jasper形式驗證平台和Helium虛擬和混合Studio。在每單位投入時間與資本相同條件下,Cadence 驗證全流程提供最高的調試驗證產出量。Verisium 平台和應用程序支持Cadence的智慧系統設計 (Intelligent System Design)策略,從而實現卓越的 SoC 設計。

關鍵字: EDA  瑞薩電子(Renesas益華電腦(Cadence
相關新聞
Cadence獲頒贈綠色系統夥伴獎 肯定協助台灣產業邁向綠色永續
【東西講座】3D IC設計的入門課!
Cadence:AI 驅動未來IC設計 人才與市場成關鍵
西門子EDA看好3D-IC設計趨勢 聚焦軟體定義應用發展
TESDA延攬AMD副總裁王啟尚新任董事
comments powered by Disqus
相關討論
  相關文章
» 掌握石墨回收與替代 化解電池斷鏈危機
» 3D IC 設計入門:探尋半導體先進封裝的未來
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 意法半導體的邊緣AI永續發展策略:超越MEMS迎接真正挑戰
» 光通訊成長態勢明確 訊號完整性一測定江山


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.21.159.223
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw