帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
解析賽靈思2.5D FPGA:堆疊式矽晶互連技術
 

【CTIMES/SmartAuto 丁于珊 報導】   2011年10月27日 星期四

瀏覽人次:【9235】

何謂2.5D?賽靈思的Virtex-7 2000T FPGA究竟是個什麼樣的技術?

賽靈思推出首款採用2.5D IC堆疊技術應用得FPGA-Virtex-7 2000T。

賽靈思全球品質控管和新產品導入資深副總裁暨亞太區執行總裁湯立人表示,由於3D IC技術目前還有許多問題,仍未進入量產階段,預計還需2-3年時間技術才會成熟,因此在這次新產品上選擇使用2.5D IC堆疊技術。

相較於3D IC透過垂直堆疊來整合不同IC,在散熱、封裝或可靠度等方面還有很大的問題要克服;2.5D是利用堆疊式矽晶互連技術,將4顆獨立的FPGA在被動式中介層互連,提供較同類型元件多出兩倍的容量。除此之外,由於FPGA是平行排列(side-by-side)在中介層,解決了因層層堆疊所衍生的功耗與可靠度問題。且因中介層中的每個FPGA之間都有超過一萬個高速互連點,提供眾多應用所需的高效能整合度。

此外,湯立人也指出,目前市場上同樣28奈米的ASIC開發時間長,且有80%-90%需經過多次修改設計才能達到客戶要求;不僅耗費成本,也可能因延遲上市,錯失市場先機。而這款Virtex-7 2000T FPGA僅需三分之一的開發時間,就能夠設計各種整合式系統,大幅縮短上市時程,也讓客戶可以提早進行軟體開發。其可編程的特性,也讓設計人員只要重新修改編程就能解決問題,不需擔心因為大幅修改光罩帶來的高額成本。

關鍵字: FPGA  ASIC  Xilinx(賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思, 賽靈思湯立人 
相關新聞
AMD公佈2024年第一季財報 成長動能來自AI加速器出貨增長
AMD第2代Versal系列擴展自調適SoC組合 為AI驅動型系統提供端對端加速
Arm打造全新物聯網參考設計平台 加速推進邊緣AI發展進程
聯發科展示前瞻共封裝光學ASIC設計平台 為次世代AI與高速運算奠基
Intel成立獨立FPGA公司Altera
comments powered by Disqus
相關討論
  相關文章
» 開啟邊緣智能新時代 ST引領AI開發潮流
» ST以MCU創新應用潮流 打造多元解決方案
» ST開啟再生能源革命 攜手自然迎接能源挑戰
» ST引領智慧出行革命 技術創新開啟汽車新紀元
» ST:精準度只是標配 感測器需執行簡單運算的智慧功能


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.18.218.70.93
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw