账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
2.5D堆栈技术!赛灵思推出全球最高容量FPGA
 

【CTIMES / SMARTAUTO ABC_1 报导】    2011年10月26日 星期三

浏览人次:【4684】

美商赛灵思(XILINX)利用首创的2.5D堆栈式硅晶互联技术,推出全球最高容量的FPGA-Virtex-7 2000T,超越摩尔定律对单颗28奈米FPGA逻辑容量的限制。

赛灵思利用首创的2.5D堆栈式硅晶互联技术,推出全球最高容量的FPGA-Virtex-7 2000T。 BigPic:400x300
赛灵思利用首创的2.5D堆栈式硅晶互联技术,推出全球最高容量的FPGA-Virtex-7 2000T。 BigPic:400x300

Virtex-7 2000T是首款采用2.5D IC堆栈技术的应用,此技术将四颗独立的FPGA晶粒在被动式硅中介层(passive silicon interposer)互连,克服多个晶粒层层堆栈所衍生的功耗与可靠度问题,打造出高容量单颗可编程逻辑组件。其内含68亿个晶体管,提供高达200万个逻辑单元,等同于2000万个ASIC逻辑闸,比其他同类型组件容量多出两倍。此外,赛灵思与台积电合作,采用其28奈米HPL制程技术,使功耗低于约30瓦,比其他同类组件少50%。

由于现有的高容量ASIC开发时间长、多芯片系统、功耗高等情况,加上28奈米客制化IC动辄6000万的高成本,为客户带来不利的影响。Virtex-7 2000藉由去除电路板上不同IC的I/O接口,有效的降低系统整体功耗。且由于使用较少IC,客户还能降低材料列表、测试及开发周期成本。

赛灵思全球质量控管和新产品导入资深副总裁暨亚太区执行总裁汤立人表示,新产品提供快速的系统整合,其高效能及灵活的硬件仿真系统,加快ASIC系统的原型开发与仿真作业,缩短上市时程。

Virtex-7 2000目前已经开始供货,其主要市场为有线通讯及储存局域网络。汤立人表示,采用2.5D IC堆栈技术的FPGA打破传统的线性整合模式,将整合度提升至全新境界,提供客户更多优势,希望未来能加速取代ASIC与ASSP组件。

關鍵字: FPGA  ASIC  ASSP  摩尔定律  Xilinx  汤立人 
相关新闻
AI PC市场蓬勃 新一轮晶片战一触即发
AMD携手合作夥伴扩展AI解决方案 全方位强化AI策略布局
NVIDIA乙太网路技术加速被应用於建造全球最大AI超级电脑
Arm Tech Symposia 2024於台北展开 推动建构运算未来的人工智慧革命
NVIDIA将生成式AI工具、模拟和感知工作流程带入ROS开发者生态系
相关讨论
  相关文章
» 使用PyANSYS探索及优化设计
» 隔离式封装的优势
» MCU新势力崛起 驱动AIoT未来关键
» 功率半导体元件的主流争霸战
» NanoEdge AI 解决方案协助嵌入式开发应用


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8CMC876XOSTACUKS
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw