帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
ARM與Cadence在台積新技術平台擴大IoT應用合作
 

【CTIMES/SmartAuto 編輯部 報導】   2014年10月15日 星期三

瀏覽人次:【3645】

安謀(ARM)與益華電腦(Cadence)針對台積公司(TSMC)超低耗電技術平台擴大IoT與穿戴式裝置應用的合作。透過ARM的IP與Cadence混合訊號設計與驗證的整合式流程,以及低功耗設計和驗證流程最佳化,這項合作實現了IoT和穿戴式裝置的快速開發。

這項夥伴關係將提供參考設計與實體設計知識,以整合ARM Cortex處理器、ARM CoreLink系統IP和ARM Artisan實體IP搭配Virtuoso-VDI混合訊號開放存取整合式流程中的RF/類比/混合訊號IP與嵌入式快閃,適用於台積公司55ULP、40ULP和28ULP的全新製程技術陣容。

Cadence行銷與業務發展資深副總裁Nimish Modi表示,台積公司新ULP技術平台滿足IoT低功耗需求的重要發展。Cadence在混合訊號設計和驗證方面的低功耗專業,造就了IoT應用設計實現的解決方案。這些為新Cortex-M7等ARM Cortex-M處理器而最佳化的流程,將使設計人員能夠開發和提供嶄新且創意的IoT應用,讓ULP技術發揮到極致。

ARM嵌入式部門市場行銷副總裁Richard York表示:「台積公司新ULP技術平台的低漏電結合Cortex-M處理器驗證有效的電源效率,將使為數極多的裝置能夠在能源極度受限的環境中依然操作自如。我們與Cadence合作,讓設計人員能夠繼續開發市場上最創新的IoT裝置。」

這項新的合作關係建立在既有的多年期計劃的基礎之上,在台積公司40nm與28nm製程技術上,透過Cadence的數位、混合訊號與驗證流程及互補IP,搭配ARM Cortex-A處理器和ARM POP IP,使效能、功耗與面積(PPA)最佳化。兩家公司也針對台積 65/55nm和更大面積晶片的混合訊號SoC中的Cortex-M處理器為核心,實現解決方案的最佳化。此Cortex-M7的參考方法為這項合作的最新典範。

關鍵字: IoT  穿戴式裝置  混合訊號  ARM  益華電腦(Cadence台積電(TSMC台積電(TSMC安謀  益華電腦(Cadence電子邏輯元件 
相關新聞
松下汽車系統與Arm合作標準化軟體定義車輛 加快開發週期
新思科技與台積電合作 實現數兆級電晶體AI與多晶粒晶片設計
2024 Arm科技論壇台北展開 推動建構運算未來的人工智慧革命
LoRa聯盟任命新領導團隊 加速LoRaWAN在物聯網生態系統全球擴張
Ansys、台積電和微軟合作 提升矽光子元件模擬分析速度達10倍
comments powered by Disqus
相關討論
  相關文章
» 3D IC 設計入門:探尋半導體先進封裝的未來
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» 揮別製程物理極限 半導體異質整合的創新與機遇
» 跨過半導體極限高牆 奈米片推動摩爾定律發展
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.1.HK8BJ0RSV0YSTACUKR
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw