账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 產品 /
柏士发表新版Warp软件
应用于CPLD系统或整合至协力厂之EDA环境

【CTIMES/SmartAuto 黃明珠报导】   2000年07月17日 星期一

浏览人次:【3190】

柏士半导体(Cypress Semiconductor)发表该公司新版Warp软件6.0,柏士表示,Warp R6.0可编程逻辑设计(programmable logic design, PLD)软件与以往发行的版本相同,Warp R6.0 亦提供99美元的超值版,以及另外两款拥有更多功能的专业版与企业版。

柏士发表新版Warp软件
柏士发表新版Warp软件

柏士指出,Warp R6.0延续所有原柏士成为全球VHDL与Verilog-based PLD设计软件的功能与优点,Warp至今已售出25,000套。在1991年柏士率先倡导在可编程逻辑设计中采用HDL,其设计工具支持VHDL IEEE-STD-1076/1164与Verilog IEEE-STD-1364,并让用户能在所有主要EDA环境中整合Warp软件。由于柏士发展出自己的VHDL与Verilog合成软件,Warp不但提供了许多仅在高价设计工具中才有的功能,并且使设计人员能发挥出所有的效能,与缩短产品上市时间,而不需在软件工具上投资巨额的资金。

柏士的Warp R6.0可应用在独立的CPLD研发系统或整合至第三方的EDA环境中。柏士CPLD装置现已获得Aldec、Cadence、Exemplar Logic、Innoveda、 Mentor Graphics、Synopsys,以及Synplicity等厂商推出同步处理工具的支持。每款Warp产品皆能在所有主要操作系统下运作,包括Windows 95/98、 Windows NT、 Sun Solaris、以及HP工作站等等。在此广泛的支持下,几乎所有设计人员都能利用柏士的可编辑逻辑产品进行研发。

關鍵字: PLD  Warp  VHDL  HDL  EDA  CPLD  柏士半導體  IEEE  EDA 
相关产品
西门子推出全新Calibre 3DThermal软体 强化3D IC市场布局
Cadence推出Optimality Explorer革新系统设计 以AI驱动电子系统优化
Cadence数位、客制与类比流程 获台积电3奈米和4奈米制程认证
西门子推出适用类比、数位及混合讯号IC设计的mPower电源完整性方案
AWS启用Amazon EC2 X2gd执行个体 Arm与EDA大厂开始使用
  相关新闻
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案
» 默克完成收购Unity-SC 强化光电产品组合以满足半导体产业需求
  相关文章
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键
» 开启边缘智能新时代 ST引领AI开发潮流

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BMDH5NMASTACUKW
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw