账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
优化TSMC InFO封装技术 Cadence推出全面整合设计流程
 

【CTIMES / SMARTAUTO ABC_1 报导】    2017年03月31日 星期五

浏览人次:【8679】

为提供行动通讯及物联网(IoT)应用的设计及分析能力和跨晶粒(Cross-die)互动建模,全球电子设计厂商益华电脑(Cadence)宣布针对台积公司先进晶圆级整合式扇出(InFO)封装技术推出更优化的全面整合设计流程。

Cadence针对台积公司先进晶圆级整合式扇出封装技术推出更优化的全面整合设计流程。
Cadence针对台积公司先进晶圆级整合式扇出封装技术推出更优化的全面整合设计流程。

Cadence产品工程事业群资深总监Steve Durrill表示,目前有许多行动通讯及IoT顾客想要部署台积公司InFO技术的系统。透过与台积的密切合作,我们得以帮助双方的共同客户缩短设计及验证周期时间,让客户能够更快将创新可靠的SoC推出上市。

此次强化流程中使用的工具包括OrbitIOTM互连设计器、系统级封装(SiP)布局、QuantusTM QRC萃取解决方案、SigrityTM XtractIMTM技术、TempusTM时序签核解决方案、实体验证系统(PVS)、VoltusTM-Sigrity封装分析、Sigrity PowerDC TM技术及Sigrity PowerSI 3D-EM萃取选项。

新流程能够协助系统单晶片(SoC)设计人员于单视窗支援多种制程结构环境下,快速将全系统的多晶粒及InFO封装中产生网表:OrbitIO互连设计器有效运用台积公司InFO技术整合多晶粒设计,产生可直接用于电气和时序详细分析等后续设计步骤的顶层网表。

也可直接自封装设计资料库产生标准寄生交换格式(Standard Parasitic Exchange Format,SPEF),大幅简化时序签核:传统方法需要将InFO封装设计资料库转换为IC设计资料库方能产生SPEF,Sigrity XtractIM技术却可自动产生异质InFO系统的SPEF,借此加快时​​序签核程序并缩短上市时间。

台积公司设计基础架构行销事业部资深协理Suk Lee表示,Cadence专为TSMC InFO技术所开发的流程能够为需要在有限尺寸规格中增加频宽的顾客提供帮助。此一整合式设计流程包括能够满足此一市场需求的全套Cadence数位、签核与客制IC流程技术,此合作将协助顾客以更高效率达成设计目标。

關鍵字: 跨晶粒  电子设计  益华计算机  台積電 
相关新闻
2025国际固态电路研讨会展科研实力 台湾21篇论文入选再创新高
Cadence获颁赠绿色系统夥伴奖 肯定协助台湾产业迈向绿色永续
新思科技与台积电合作 实现数兆级电晶体AI与多晶粒晶片设计
Ansys、台积电和微软合作 提升矽光子元件模拟分析速度达10倍
台积电扩大与Ansys合作 整合AI技术加速3D-IC设计
相关讨论
  相关文章
» 3D IC 设计入门:探寻半导体先进封装的未来
» 挥别制程物理极限 半导体异质整合的创新与机遇
» 跨过半导体极限高墙 奈米片推动摩尔定律发展
» 未来无所不在的AI架构导向边缘和云端 逐步走向统一与可扩展
» 摩尔定律碰壁 成本为选择先进封装制程的关键考量


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8CM5ZFGUESTACUKB
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw