帳號:
密碼:
最新動態
產業快訊
CTIMES/SmartAuto / 新聞 /
Mentor Graphics Calibre DRC 支援TSMC 90奈米製程技術
 

【CTIMES/SmartAuto 陳果樺 報導】   2002年06月04日 星期二

瀏覽人次:【1736】

Mentor Graphics和台積電於5月28日共同宣佈,開始為台積電最先進的90奈米製程, Nexsys ,提供Calibre DRC實体驗証(設計規則檢查)。在台積電與Mentor Graphics工程團隊的密切合作下,Calibre產品獲得進一步加強,可準確支援台積電先進的Nexsys 90奈米製程;這些90奈米製程實体驗証可充份利用Calibre最先進功能,確保設計人員使用台積電的參考流程時,可迅速驗證他們以Nexsys技術為基礎的系統單晶片設計。

Mentor Graphics表示,台積電的Calibre的 DRC實体驗証接受完整認證,使設計能從tape-out順利進入製造階段。台積電行銷副總經理胡正大表示,設計工程師可依賴高品質的Calibre實体驗証,來檢驗他們的台積電晶片設計;台積電不但讓這些設計規則通過嚴格的雙盲式(double-blind)品質保證檢查程序,而且在過去的兩年半裏,還在實際生產環境中使用Calibre驗證客戶設計,因此台積電知道Calibre可以涵蓋真實世界的設計條件。

Mentor Graphics實體驗證與摘取部門總經理Joseph Sawicki表示,90奈米技不但需要實體驗證工具提供前所未有的效能和處理容量,它們還必須具備強大彈性,允許系統單晶片包含設計方式差異極大的類比和數位IP矽智財元件。Calibre已做好充份準備,足以面對90奈米技術帶來的設計挑戰。

透過台積電的設計服務聯盟(EDA Alliance)以及Mentor Graphics的可製造性設計矽晶夥伴計劃(DFM Silicon Partners Program),兩家公司已成為關係密切的合作夥伴,共同發展許多實体驗証規則檢查(DRC)、佈局與線路查對(LVS)以及寄生RC抽取規則,台積電並透過密碼保護的線上客戶服務系統(TSMC On-Line)提供這些檔案下載服務,包括命令文稿(scripts)、編譯命令檔(makefiles)以及公用程式,另外還提供應用說明、使用手冊和教材,

關鍵字: 明導國際(Mentor Graphics台積電(TSMCEDA 
相關新聞
台積電32奈米新製程可支援類比與數位電路
comments powered by Disqus
相關討論
  相關文章
» SiC MOSFET:意法半導體克服產業挑戰的顛覆性技術
» STM32MP25系列MPU加速邊緣AI應用發展 開啟嵌入式智慧新時代
» STM32 MCU產品線再添新成員 STM32H7R/S與STM32U0各擅勝場
» STM32WBA系列推動物聯網發展 多協定無線連接成效率關鍵
» 開啟邊緣智能新時代 ST引領AI開發潮流


刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3  v3.20.2048.3.147.82.252
地址:台北數位產業園區(digiBlock Taipei) 103台北市大同區承德路三段287-2號A棟204室
電話 (02)2585-5526 #0 轉接至總機 /  E-Mail: webmaster@ctimes.com.tw