账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
智原科技采用Cadence OrbitIO与SiP布局工具节省封装设计时程
 

【CTIMES / SMARTAUTO ABC_1 报导】    2016年05月06日 星期五

浏览人次:【6665】

全球电子设计创新厂商益华电脑(Cadence)宣布,ASIC设计服务、SoC暨IP研发销售厂商─智原科技(Faraday Technology)采用Cadence OrbitIO互连设计器及Cadence SiP布局工具,相较于先前封装设计流程节省达六成时间。

以互连设计器提供SoC及ASIC进行跨 IC封装/SiP及系统层级的阶层式多基板优化设计能力。
以互连设计器提供SoC及ASIC进行跨 IC封装/SiP及系统层级的阶层式多基板优化设计能力。

OrbitIO及SiP布局工具支援自动化IC/Package(封装)/PCB的互连设计和优化,相较于目前利用静态试算表的方法,能够进一步改善布线互连路径及讯号与电源完整性效能。多基板互连路径设计在早期设计流程上藉由布线上的权衡探索和判断,有效优化设计效能并降低基板复杂度和成本。

藉由执行此优化程序,Cadence能够利用OrbitIO互连设计器的单一平台多样设计结构环境,大幅减少或什至消除耗时的重复执行工作,将一般使用试算表且涉及重复执行的凸块/焊球规划研究,从几天或几周时间缩减至短短几小时。

智原科技晶片设计流程暨IP技术处资深处长王志恒表示:「晶粒凸块的规划与优化是我们在SoC及ASIC 设计程序中,决定能否达成效能目标的关键环节。OrbitIO帮助我们以更具效率的方式达成目标,让我们节省高达六成的设计时间,同时提供符合顾客期待的成果品质。」

Cadence PCB与IC封装部门研发副总裁Saugat Sen表示:「我们以顾客需求为第一优先,因此特别强化OrbitIO Interconnect Designer,采全自动的跨域互连路径优化方法,借此提升设计流程效率,并达成缩短设计周期及降低产品开发成本的目标。」

關鍵字: SiP  IC封装  佈局工具  封裝設計  互連設計器  智原科技  益华计算机 
相关新闻
Cadence获颁赠绿色系统夥伴奖 肯定协助台湾产业迈向绿色永续
【东西讲座】10/18日 3D IC设计的入门课!
Cadence:AI 驱动未来IC设计 人才与市场成关键
智原加入英特尔晶圆代工设计服务联盟 满足客户高阶应用需求
Cadence和NVIDIA合作生成式AI项目 加速应用创新
相关讨论
  相关文章
» 3D IC 设计入门:探寻半导体先进封装的未来
» SiC MOSFET:意法半导体克服产业挑战的颠覆性技术
» STM32MP25系列MPU加速边缘AI应用发展 开启嵌入式智慧新时代
» STM32 MCU产品线再添新成员 STM32H7R/S与STM32U0各擅胜场
» STM32WBA系列推动物联网发展 多协定无线连接成效率关键


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8CMBQGW1OSTACUK4
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw