账号:
密码:
最新动态
产业快讯
CTIMES / 文章 /
芯片制程与设计再上高峰 EDA工具对应出招
 

【作者: 籃貫銘】2008年08月06日 星期三

浏览人次:【7243】

自摩尔定律提出后,芯片制程便不断快速的向下加压,企图在短时间内于单一晶粒(Die)中创造出更多的晶体管数量,同时延伸出整合度更高的芯片设计。在两年前,市场的主流制程为0.13微米,但先进制程已发展至90、甚至是65奈米,而如今,0.13微米的产品以逐渐退出市场,90及65奈米将成为市场的老大,但肩负效能先锋的逻辑芯片和内存芯片却已前进至45奈米制程,甚至将在今年年底前,把制程一举推至32奈米。


制程细微化之后,不单只芯片开发者面临严峻的考验,代工厂与设备业者也同样备感压力。包含曝光、蚀刻、成膜、溅镀等制程技术,都必须再提高一个档次,同时要避免过高的失败率。因此,要有能力量产一个先进制程的产品,将变得愈来愈困难。为了解决新一代先进制程所带来的种种问题,EDA工具商也尝试透过新工具的提出和设计工具的强化,来协助客户渡过制程挑战,顺利导入量产并提高获利。


自摩尔定律提出后,芯片制程便不断快速的向下加压,企图在短时间内于单一晶粒(Die)中创造出更多的晶体管数量,同时延伸出整合度更高的芯片设计。在两年前,市场的主流制程为0.13微米,但先进制程已发展至90、甚至是65奈米,而如今,0.13微米的产品以逐渐退出市场,90及65奈米将成为市场的老大,但肩负效能先锋的逻辑芯片和内存芯片却已前进至45奈米制程,甚至将在今年年底前,把制程一举推至32奈米。
...
...

另一名雇主 限られたニュース 文章閱讀限制 出版品優惠
一般訪客 10/ごとに 30 日間 5//ごとに 30 日間 付费下载
VIP会员 无限制 20/ごとに 30 日間 付费下载
相关文章
3D IC 设计入门:探寻半导体先进封装的未来
摩尔定律碰壁 成本为选择先进封装制程的关键考量
适用于电池供电设备的热感知高功率高压板
EDA进化中!
超大规模运算五年内发挥积极影响力
comments powered by Disqus
相关讨论
  相关新闻
» Cadence获颁赠绿色系统夥伴奖 肯定协助台湾产业迈向绿色永续
» 豪威集团推出用於存在检测、人脸辨识和常开功能的超小尺寸感测器
» ST推广智慧感测器与碳化矽发展 强化於AI与能源应用价值
» ST:AI两大挑战在於耗能及部署便利性 两者直接影响AI普及速度
» 慧荣获ISO 26262 ASIL B Ready与ASPICE CL2认证 提供车用级安全储存方案


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8BS53MDRUSTACUKT
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw