|
西門子與台積電合作 助客戶實現IC最佳化設計 (2023.10.12) 西門子數位化工業軟體宣佈與台積電深化合作,展開一系列新技術認證與協作,多項西門子 EDA 產品成功獲得台積電的最新製程技術認證。
台積電設計基礎架構管理部門負責人 Dan Kochpatcharin 表示:「台積電與包括西門子在地的設計生態系統夥伴攜手合作 |
|
Ansys電源完整性簽核方案通過三星 2奈米矽製程技術認證 (2023.07.06) Ansys 與 Samsung Foundry合作為下一代 2奈米製程技術驗證先進的電源完整性解決方案,Ansys RedHawk-SC和 Ansys Totem 電源完整性簽核解決方案已獲得三星最新 2 奈米(nm)矽製程技術的認證 |
|
2奈米即將來臨 Ansys多物理解決方案取得台積電N2製程認證 (2023.05.08) Ansys 宣布,Ansys電源完整軟體通過台積電N2製程技術認證。台積電N2製程採用奈米電晶體結構,對高效能運算(HPC)、手機晶片和 3D-IC晶片的速度與功率具有優勢。Ansys RedHawk-SC和Ansys Totem皆通過 N2 的電源完整性簽核認證,包括元件和導線的自發熱運算,以及考量散熱的電遷移流程 |
|
Cadence數位與客製/類比流程 獲台積電N4P和N3E製程技術認證 (2022.11.03) 益華電腦(Cadence Design Systems, Inc.)宣布,Cadence數位與客製/類比設計流程,通過台積電N4P與N3E製程認證,支持最新的設計規則手冊(DRM)與FINFLEX技術。Cadenc為台積電N4P和 N3E 製程提供了相應的製程設計套件 (PDK),以加速先進製程行動、人工智慧和超大規模運算的設計創新 |
|
歡迎來到跨領域物理模擬時代 (2021.10.05) 本文特別專訪了Ansys技術總監魏培森,從領先的模擬技術業者的觀點,一探物理模擬技術的發展與挑 |
|
Cadence與聯電合作開發22ULP/ULL製程認證 加速5G與車用設計 (2021.07.13) 聯華電子今日宣布,Cadence優化的數位全流程,已獲得聯華電子22 奈米超低功耗 (ULP) 與 22 奈米超低漏電 (ULL) 製程技術認證,以加速消費、5G 和汽車應用設計。該流程結合了用於超低功耗設計的領先設計實現和簽核技術,協助共同客戶完成高品質的設計並實現更快的晶片設計定案 (tapeout) 流程 |
|
新思數位與客製化設計平台獲台積電3奈米製程技術認證 (2021.06.22) 針對台積電最先進3奈米製程技術,新思科技的數位與客製化解決方案已通過台積電最新設計參考流程(design-rule manual,DRM)及製程設計套件(process design kits)的認證。植基於多年來的廣泛合作關係 |
|
Ansys多物理場解決方案通過台積電N3和N4製程技術認證 (2021.06.16) Ansys今日宣布,其先進多物理場簽核(signoff)解決方案,已通過台積電(TSMC)先進N3和N4製程技術認證,可滿足高複雜AI、5G、HPC、網路和自駕車晶片對電源、散熱和可靠度的嚴格標準 |
|
Mentor通過台積電最新3奈米製程技術認證 (2020.09.11) Mentor,a Siemens business近期宣佈旗下多項產品線和工具已獲得台積電(TSMC)最新的3奈米(N3)製程技術認證。
台積電設計建構管理處資深處長Suk Lee表示:「此次認證進一步突顯了Mentor為雙方共同客戶以及台積電生態系統所創造的價值 |
|
Ansys多物理場解決方案 通過台積電3奈米製程技術認證 (2020.08.26) Ansys宣布,其先進多物理場簽核(signoff)工具通過台積電(TSMC)最先進3奈米(nm) 製程技術認證。此舉將滿足雙方共同客戶對人工智慧/機器學習 (AI/ML)、5G、高效能運算 (HPC)、網路和自駕車晶片的重要耗電、熱和可靠度需求 |
|
Mentor EDA進一步支援三星Foundry 5/4奈米製程技術 (2020.08.22) Mentor, a Siemens business旗下的Calibre nmPlatform和Analog FastSPICE(AFS)自訂和類比/混合訊號(AMS)電路驗證平台已通過三星Foundry的最新製程技術認證。客戶現在可以在三星的5/4奈米FinFET製程上使用這些產品,為其先進的IC設計tapeouts進行驗證和sign-off |
|
Cadence數位與客製/類比EDA流程 獲台積電N6及N5製程認證 (2020.06.08) 全球電子設計廠商益華電腦(Cadence Design Systems, Inc.)宣佈,為台積電N6及N5製程技術提供優化結果,增強其數位全流程及客製/類比工具套裝。Cadence工具套裝運用於台積電最新N6及N5製程技術,已通過台積電設計規則手冊(DRM)及SPICE模型認證 |
|
Mentor Calibre和Analog FastSPICE平台 通過台積電最新製程認證 (2020.05.26) Mentor(西門子旗下子公司)近期宣佈,該公司的多項IC設計工具已獲得台積電領先業界的N5和N6製程技術認證。此外,Mentor與台積電的合作關係已擴展到先進封裝技術,可進一步利用Mentor Calibre平台的3DSTACK封裝技術來支援台積電的先進封裝平台 |
|
Ansys多重物理場簽核解決方案 獲台積電所有先進製程技術認證 (2020.05.07) Ansys新一代系統單晶片(system-on-chip;SoC)電源雜訊簽核(signoff)平台成功獲得台積電(TSMC)所有先進製程技術的認證,這將協助共同客戶驗證全球最大晶片的電源需求及可靠性,並將應用於人工智慧(AI)、機器學習、5G行動網路和高效能運算(high-performance computing;HPC)應用等領域 |
|
Mentor產品線通過聯電新22奈米超低功耗製程技術認證 (2020.03.19) Mentor, a Siemens Business近日宣佈,Mentor的多條產品線,包括Calibre平台、Analog FastSPICE平台,以及Nitro-SoC數位設計平台,現已通過聯華電子(UMC)的22uLP(超低功耗)製程技術認證 |
|
ANSYS多物理解決方案獲台積電N5P和N6製程技術認證 (2019.10.16) ANSYS半導體套件解決方案已獲台積電最新版N5P和N6製程技術認證,將有助於滿足雙方共同客戶對於新世代5G、人工智慧(AI)、雲端和資料中心應用創新日益成長的需求。
ANSYS Totem和ANSYS RedHawk系列多物理解決方案日前獲得台積電N5P和N6製程技術認證 |
|
ANSYS完成最新台積電5奈米FinFET製程技術認證 (2019.04.23) 台積電和ANSYS支援新世代應用電源完整性和可靠度多物理場解決方案
台積電(TSMC)和ANSYS(NASDAQ: ANSS)透過全新認證和完整半導體設計解決方案,幫助共同客戶滿足新世代行動、網路、5G、人工智慧 (AI)、雲端和資料中心應用持續增長的創新需求 |
|
是德科技3D平面電磁模擬器通過GLOBALFOUNDRIES 22FDXR製程技術認證 (2018.10.16) 是德科技(Keysight Technologies Inc.)日前宣布旗下的Momentum 3D平面電磁(EM)模擬器,已通過GLOBALFOUNDRIES (GF) 22FDXR、22nm全空乏絕緣上覆矽(FD-SOI)技術認證。
Keysight Momentum是平面3D電磁(EM)模擬器,可用於被動式電路建模和分析 |
|
Cadence獲得台積公司7nm製程技術認證 (2017.04.06) Cadence已就採用7nm製程節點的旗艦DDR4 PHY成功下線,並持續為台積公司7nm製程開發完整設計IP組合
益華電腦(Cadence)宣佈與台積公司(TSMC)取得多項合作成果,進一步強化針對行動應用與高效能運算(HPC)平台上7nm FinFET設計創新 |
|
Mentor Graphics獲得TSMC 10nm FinFET 製程技術認證 (2015.09.21) Mentor Graphics(明導)公司宣佈,Calibre nmPlatform已通過TSMC 10nm FinFET V0.9製程認證。此外,Mentor Analog FastSPICE電路驗證平臺已完成了電路級和元件級認證,Olympus-SoC數位設計平臺正在進行提升,以幫助設計工程師利用TSMC 10nm FinFET技術更有效地驗證和優化其設計 |