|
Mentor Graphics使用UPF逐步求精方法推動新一代低功耗驗證 (2015.09.17) Mentor Graphics公司支援低功率逐步求精方法,通過採用Questa Power Aware Simulation和 Visualizer Debug Environment的新功能以顯著提升採用ARM技術的低功率設計的驗證複用率和生產率。
UPF規定「低功耗設計意圖」應與設計區分開,且應用於晶片設計的驗證和實施階段 |
|
[白皮書]解決「智慧」設備的設計複雜性 (2013.07.24) 根據McClean的2013年最新報告,消費性電子產品是一個產值高達1.4兆美元的產業,且正以每年平均5%的速度成長。在這個產業中,有幾個不可否認的趨勢正在加速展開:
1. 一切都應該連接;
2 |
|
晶片製程與設計再上高峰 EDA工具對應出招 (2008.08.06) 製程細微化之後,不單只晶片開發者面臨嚴峻的考驗,代工廠與設備業者也同樣備感壓力。包含曝光、蝕刻、成膜、濺鍍等製程技術,都必須再提高一個檔次,同時要避免過高的失敗率 |
|
捷碼、明導與新思共同推出統一功率格式產品 (2008.02.01) 捷碼科技有限公司(Magma Design Automation Inc.)、明導國際(Mentor Graphics Corporation)和新思科技(Synopsys, Inc.),宣布三家公司將共同推出符合Accellera發展的統一功率格式標準UPF 1.0的低功率EDA(電子設計自動化)工具組,包括這三家公司製造的各種實作與驗證工具 |