账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
发展3D芯片是下一个台湾机会
 

【CTIMES / SMARTAUTO ABC_1 报导】    2008年07月21日 星期一

浏览人次:【3462】

2008年全球半导体产业在渡过了冷清的第一季之后,原本预期将会逐渐回温的第二季景气,也在全球通膨与美次贷危机的夹击下,造成消费者信心大幅衰退,预料成果也不会太好看。在第一、二季相继失利且短期不见回升信号之后,市场研究机构已把景气拉回的时间点放至2009年之后,然而,景气回升的时间越晚,对台湾的半导体业者的影响便越大,尤其是晶圆代工相关产业,因为在产量渐增,产值和售价却未相对增加的情况下,提高附加价值是重要课题。因此,及早投入并开创出另一个高附加价值的新业务是非常必要,而3D芯片便是台湾晶圆代工产业最值得投入市场。

/news/2008/07/21/0043061223.jpg

根据国际半导体设备材料产业协会(SEMI)的硅晶圆市场分析报告显示,2008年第一季半导体晶圆出货较2007年第四季减少1%,而出货面积则增加3%。SEMI指出2008年第一季晶圆的出货,符合整体半导体产业的情况,其中12吋晶圆的出货则持续增加。另一家投资研究公司Friedman Billings Ramsey 则预期,2008年晶圆市场的产值将缩减5%,FBR估计,2008年第一季8吋晶圆的价位下跌3%~5%,12吋晶圆下跌2%~4%。整体言而言,2008年第一季的平均售价比2007年第四季下跌2%~3%。

因应此趋势,台积电及联电已决定在2008年大减资本支出,主要的原因便是希望减少晶圆代工市场产能供给过剩压力,并减缓晶圆平均出货价格的下跌压力。但摩根士丹利却指出,由于总体经济环境的衰退,晶圆代工厂减少资本支出,对提升平均价格并没有实质。因为过去几年晶圆代工价格滑落原因,并不完全都是导因于供给过剩,就算供给吃紧,业者也无法提高价格,而降低资本支出,不断加重的研发费用仍会对获利造成冲击。

目前台湾的晶圆代工厂在先进制程皆加大资金投入,但由于景气衰退客户采用先进制程芯片的速度已放慢,所以晶圆代工厂的竞争更为激烈,价格也有很大的跌价压力,有时90奈米及65奈米的毛利率,反而不如其他的成熟制程。

为了避免走入制程压力并提高附加价值,台湾发展3D芯片生产也许是条可行之路。所谓3D芯片是指与成千上万个垂直连接点连接的芯片,也就是利用「堆栈」方式生产芯片的技术。目前大部分的晶圆厂在3D芯片生产仍在开发阶段,产量仍不高,但至2009年时,产量便会出现突破性的成长。市场研究公司Yole Développment预测,到2012 年,3D芯片的晶圆的年复合成长率将超过60%。

过去堆栈式封装通常用在移动电话和其它小型的装置上,透过将SRAM、闪存和DRAM堆栈在一起并用导线接合。或者把微控制器与内存相连,继而成为所谓的SiP系统级封装解决方案。目前业界已将3D作为减少内存和逻辑电路延迟的一种方法,或者作为将一种非标准制程制造的芯片连接到一个CMOS芯片的方法。现在的3D芯片已朝向立体堆栈的型态,以达到缩减体积、降低能耗、及增进效率的多方面益处。现今主要3D芯片的产品多为RF、CIS、内存、MEMS等为主。

应用在3D芯片的技术中,采用Via first方式是以TSV的技术形成Via,则需要用半导体前段的蚀刻制程来完成,因此,台湾的晶圆代工业者便可利用既有的设备和技术,来扩建一家从TSV到Bonding制程能力的公司,或者与专业封装厂来进行分工。由于3D 芯片技术属于晶圆制造的层级,晶圆代工厂具有晶圆制程的技术,跨入3D 芯片技术具有一定的优势。

目前台湾的晶圆制造和封装皆是世界第一,对于发展3D芯片更有绝佳的优势,只要政府与产业能够妥善合作,相信一定能有所作为。

關鍵字: 3D芯片  SiP  封装  Yole Développment  台積電  联电 
相关新闻
Ansys与台积电合作多物理平台 解决AI、资料中心、云端和高效能运算晶片设计挑战
M31携手台积电5奈米制程 发表MIPI C/D PHY Combo IP
联电2024年第一季晶圆出货量成长率4.5%
Microchip扩大与台积电夥伴关系 日本建立专用40奈米制程产能
台积电携手半导体中心推动台湾半导体研究升级
comments powered by Disqus
相关讨论
Jalen Chung发言于2008.07.23 03:24:14 PM
工研院利用Through-Si Via(TSV)將不同功能的晶片堆疊在一起,類似樓上招樓下的LSI設計,目前在8吋部分好像已經準備好,前段蝕刻由晶圓廠負責,後段雷射穿孔技術需要封測廠支援,現在是不是這兩者中間的整合需要再加強?
Korbin Lan发言于2008.07.23 02:59:26 PM
Bruce2847 提到:

各大廠紛紛投入研究, 但似乎 bump接合, 填 underfill.... 仍在加強中.

 

非破壞性檢驗, 超音波掃描的專家 Sonoscan Inc.

是設備的問題嗎?還是生產經驗還不夠?
聽幾家EDA工具商在講,不久就會推出SiP的設計工具
我想藉時應該是會直接推到3D晶片上去..

Bruce2847发言于2008.07.22 11:37:28 PM

各大廠紛紛投入研究, 但似乎 bump接合, 填 underfill.... 仍在加強中.

 

非破壞性檢驗, 超音波掃描的專家 Sonoscan Inc.

Steven Wang发言于2008.07.22 04:44:29 PM
SiP封裝也是個不錯的低成本作法!
Jalen Chung发言于2008.07.21 03:51:22 PM
工研院在3D IC的投入還蠻積極的,7/23也有相關聯盟即將成立,有興趣的大大們抽時間前往看看吧....
Korbin Lan发言于2008.07.21 09:25:22 AM
我在想,發展.3D晶片除了設備和工具之外,最重要的就是人才了吧!
目前台灣有足夠的人才來發展這個技術嗎?
還滿好奇的...

請問有任何人正在從事或者計劃投入3D晶片的工作嗎?
來簽個到吧!!
  相关文章
» 开启边缘智能新时代 ST引领AI开发潮流
» ST以MCU创新应用技术潮流 打造多元解决方案
» ST开启再生能源革命 携手自然迎接能源挑战
» ST引领智慧出行革命 技术创新开启汽车新纪元
» ST:精准度只是标配 感测器需执行简单运算的智慧功能


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK85A5HVYXUSTACUKR
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw