账号:
密码:
最新动态
产业快讯
CTIMES/SmartAuto / 新闻 /
运用FinFET技术 14奈米设计开跑
 

【CTIMES / SMARTAUTO ABC_1 报导】    2012年11月16日 星期五

浏览人次:【5473】

虽然开发先进微缩制程的成本与技术难度愈来愈高,但站在半导体制程前端的大厂们仍继续在这条道路上努力着。Cadence日前宣布,配备运用IBM的FinFET制程技术而设计实现之ARM Cortex-M0处理器的14奈米测试芯片已投入试产。

/news/2012/11/16/1413331900.jpg

14奈米生态系统与芯片是ARM、Cadence与IBM合作在14奈米以上的先进制程开发系统芯片(SoCs)之多年期协议的重大里程碑。运用FinFET技术的14奈米设计SoC实现了大幅减少耗电的承诺。这个芯片之所以开发,是为了要验证14奈米设计专属基础IP的建构基块。除了ARM处理器、SRAM内存区块之外,还包含了其他区块,为以FinFET为基础的ARM Artisan实体IP的基础IP开发工作提供不可或缺的特性数据。

在14奈米的设计上,多数的挑战来自于FinFET技术,ARM设计工程师们运用建立在IBM的绝缘层上覆硅(silicon-on-insulator,SOI)技术之上的14奈米FinFET技术的ARM Cortex-M0处理器,提供最佳的效能/功耗组合。采用周延的14奈米双重曝光与FinFET支持方法,搭配使用Cadence技术的工程人员来设计FinFET 3D晶体管芯片。

「这次14奈米测试芯片试产是我们在SOI上运用内建的电介质隔离功能,而在FinFET取得的重大进展。」IBM半导体研发中心副总裁Gary Patton表示:「事实上,Cadence与ARM在设计解决方案上协同作业,将这个以IBM的FinFET技术为基础的测试芯片投入试产。我们仍将继续合作,在14奈米以上兑现全空乏型(fully depleted) SOI FinFET装置的卓越功耗、效能与变异性控制的承诺。」

为了成功试产,工程师们必须要有14奈米与FinFET规则台(rule decks)以及更佳的时序分析的支持。这个芯片是运用Cadence Encounter Digital Implementation (EDI)系统而设计实现的,具备运用Cadence Virtuoso工具而设计的ARM 8-track 14奈米FinFET标准单元库。

EDI系统提供按照以FinFET为基础的14奈米DRC规则执行设计实现所需的先进数字功能,并纳入全新GigaOpt优化技术,享受FinFET技术所提供的功耗与效能优势。此外,这个解决方案也运用通过生产验正的双重曝光更正设计实现功能。Encounter Power System、Encounter Timing System与Cadence QRC Extraction提供支持14奈米FinFET结构的14nm时序与电源signoff功能。

關鍵字: 14奈米  FinFET  Cortex-M0  IBM  益华计算机  ARM 
相关新闻
IBM光学互连技术突破 资料中心能耗降低80%
Cadence获颁赠绿色系统夥伴奖 肯定协助台湾产业迈向绿色永续
松下汽车系统与Arm合作标准化软体定义车辆 加快开发周期
Arm Tech Symposia 2024於台北展开 推动建构运算未来的人工智慧革命
IBM提出「智慧金融蓝图」 吁善用生成式AI打造叁与式银行
相关讨论
  相关文章
» 3D IC 设计入门:探寻半导体先进封装的未来
» 以协助因应AI永无止尽的能源需求为使命
» 智慧家居大步走 Matter实现更好体验与可靠连结
» 车载软体数量剧增 SDV硬体平台方兴未艾
» 低功耗MCU释放物联网潜力 加速智慧家庭成形


刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3  v3.20.1.HK8CP2TH4YYSTACUK5
地址:台北数位产业园区(digiBlock Taipei) 103台北市大同区承德路三段287-2号A栋204室
电话 (02)2585-5526 #0 转接至总机 /  E-Mail: webmaster@ctimes.com.tw