瀏覽人次:【2771】
開始時間﹕ |
六月二十三日(四) 13:45 |
結束時間﹕ |
六月二十三日(四) 15:30 |
主辦單位﹕ |
SuVolta |
活動地點﹕ |
台北君悅飯店1樓商務中心3號會議室 |
聯 絡 人 ﹕ |
|
聯絡電話﹕ |
|
報名網頁﹕ |
|
相關網址﹕ |
|
降低功耗一直被視為現今晶片設計最大的挑戰,該問題限制了可攜式產品的功能與電池續航力。位於美國矽谷的SuVolta致力於電晶體變化的物理問題,解決了電子系統核心的電力問題。 其最新發表的PowerShrink低功耗平台可大幅降低供應電壓(VDD),將可降低功耗50%,同時維持積體電路(IC)的運作速度,而不需改變現有的半導體設計及製造基礎架構。 富士通半導體有限公司也於日前宣布已獲SuVolta授權,將共同開發 PowerShrink低功耗 CMOS 技術。 SuVolta總裁暨執行長Bruce McWilliams博士將特地來台,進一步分享產品特色與優勢以及市場趨勢。
|