帳號:
密碼:
CTIMES / 晶圓堆疊
科技
典故
第一顆電晶體(Transistor)的由來

第二次世界大戰末期,貝爾實驗室開始一項研究計畫,目標是研發出一種體積更小、功能更強大、更快速且可靠的裝置來取代真空管。1947年12月23日,由貝爾實驗室研發的電晶體取代了真空管,優點是體積更小、更可靠、且成本低廉,不僅孕育了今日遍及全球的電子半導體產業,同時也促成電訊電腦業、醫學、太空探測等領域產生戲劇性的改變。
ANSYS針對台積電先進封裝技術拓展解決方案 (2018.05.11)
台積電(TSMC)已針對其晶圓堆疊(Wafer on Wafer;WoW)和CoWoS(Chip on Wafer on Substrate)先進封裝技術,認證ANSYS RedHawk、ANSYS RedHawk-CTA、和ANSYS CSM。 這些解決方案包含晶粒和封裝萃取(extraction)的共同模擬(co-simulation)和共同分析(co-analysis)、電源和訊號完整性分析、電源和訊號電子飄移(signal EM)分析、以及熱分析
Mentor強化支援台積電5nm、7nm製程及晶圓堆疊技術的工具組合 (2018.05.02)
Mentor宣佈該公司Calibre nmPlatform 和Analog FastSPICE (AFS) 平台中的多項工具已通過台積電(TSMC)最新版5奈米FinFET和7奈米 FinFET Plus製程的認證,Mentor 亦宣佈,已更新其 Calibre nmPlatform工具,可支援台積電的Wafer-on-Wafer (WoW)晶圓堆疊技術,這些 Mentor工具以及台積電的新製程將能協助雙方共同客戶更快地為高成長市場實現矽晶創新

  十大熱門新聞

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw