帳號:
密碼:
CTIMES / 智原
科技
典故
研究網路工程的團隊 - IETF

IETF是Internet Engineering Task Force (國際網路工程研究團隊)是一個開放性的國際組織,其作用在於匯集網路設計師、網路操作員、網路廠商,以及研究人員共同研發改進網路的工程架構與建立起一個平穩的網路環境。
智原推出ASIC跨地域支援服務 提供彈性生產 (2023.02.01)
智原科技(Faraday Technology )宣布為ASIC客戶提供跨地域的多點製造支援服務。藉由與全球晶圓代工、半導體封裝和測試服務廠商的長期合作,為客戶提供彈性生產支援,以減輕因為經濟、意外、流行病或地緣政治所造成的製造風險
智原推出支援多家晶圓廠FinFET製程晶片設計服務 (2022.10.25)
智原科技推出支援多家晶圓廠FinFET製程的晶片實體設計服務(design implementation service),由客戶指定製程(8奈米、7奈米、5奈米及更先進製程)及生產的晶圓廠。 新推出的這項設計服務運用智原ASIC設計經驗與資源
智原14奈米LPP製程IP於三星SAFE平台上架 (2022.10.14)
智原科技(Faraday Technology)宣布,支援三星14奈米LPP製程的IP矽智財已在三星SAFE IP平台上架,提供三星晶圓廠客戶採用。 FinFET IP組合內容,包括LPDDR4/4X PHY、MIPI D-PHY、V-by-One、FPD-link、LVDS I/O、ONFI I/O與記憶體編譯器,皆經過晶片製作驗證且已實際應用在SoC專案中
智原ASIC聚焦工廠自動化應用 滿足工業級可靠度與長期供畫 (2022.02.20)
智原科技(Faraday Technology)宣佈,已成功交付多項工廠自動化相關的ASIC設計案,這些專案主要應用在工業物聯網(IIoT)領域,包含工業機器人、可程式設計控制器(PLC processor)、工廠自動化的控制器與網通等應用,採用8吋及12吋製程,提供工業級的可靠度與長期供貨承諾
RISC-V前進AIoT 商用生態系成形 (2020.05.05)
開源指令集架構RISC-V在物聯網時代獨闢蹊徑,集結產學界軟硬體研發資源,刺激更快速上市、更彈性且更高效能的處理器開發,如今可供商用的生態系逐步成形。
續攻網通市場 智原宣布完成多個應用ASIC設計案 (2019.05.21)
智原科技(Faraday Technology)今日發佈已成功完成十多個網路通訊相關應用的ASIC設計案,採用聯電28HPC或40LP製程,產品應用涵蓋交換器、伺服器網路卡、與住宅閘道器等。 智原深耕網通領域多年
智原深耕工廠自動化ASIC 鎖定EtherCAT、Profibus和PLC (2019.01.10)
智原科技今日宣佈已成功合作及交付多項工廠自動化(FA)相關ASIC專案,用以支援即時乙太網路、EtherCAT、Profibus和PLC控制器。專案採用智原高附加值ASIC及客制化IP服務,進而優化產品功耗、性能與生命週期管理,滿足工業4.0及工業物聯網(IIoT)領域的工廠自動化需求
智原科技將於ICCAD 2018展出新一代SoC開發平臺與高速介面方案 (2018.11.27)
ASIC設計服務暨IP研發銷售商智原科技(Faraday Technology)宣布,將於11月29日至11月30日參加在珠海舉行的ICCAD 2018 (中國積體電路設計業年會),現場將展示智原第五代SoCreative!V A500 SoC開發平臺、以及基於聯電28奈米的28Gbps可程式設計SerDes與Giga-bit乙太網實體層矽IP
智原推出業界最小面積40奈米USB 2.0 OTG PHY IP (2018.08.16)
ASIC設計服務暨IP研發銷售商智原科技(Faraday Technology)今日宣布推出業界最小的40奈米USB 2.0 OTG PHY IP。該IP已經透過測試晶片通過驗證,適合用於多功能事務機、數位相機、USB可攜式裝置、物聯網、穿戴裝置與微控制器(MCU)等低成本、低功耗的消費性應用
智原科技投影機解決方案佈局有成 贏得多項ASIC專案 (2018.04.12)
智原科技(Faraday Technology Corporation)今日宣布,其投影機解決方案佈局有成,贏得多項ASIC專案,晶片遍及高階4K/8K投影機、抬頭顯示器(HUD)、AR擴增實境、3D感測微型投影機等投影顯示應用
聯華電子與智原科技將強化矽智財夥伴關係 (2012.02.02)
聯華電子與ASIC暨矽智財領導廠商智原科技昨(1)日共同宣佈,雙方協議將強化矽智財夥伴關係,以涵蓋聯華電子先進製程上的基礎與特殊矽智財。在此協議之下,智原科技將最佳化一系列完整矽智財,提供聯華電子0.11微米至28奈米製程使用,以協助雙方客戶的各種不同應用產品,縮短其系統單晶片設計的上市時程
明導Calibre PERC產品 可防護嚴重電子電路失效 (2010.01.19)
明導國際(Mentor Graphics)宣佈,IC設計用的最完整可程式電子規則檢查工具(PERC)─Calibre PERC產品,已獲安森美半導體(ON Semiconductor)和智原科技(Faraday Technology)採用
智原90奈米1GHz記憶體編譯器,支援SoC應用 (2008.06.16)
ASIC設計服務暨IP研發銷售廠商智原科技,發表了首件以聯電90奈米SP製程製造的商用1GHz記憶體編譯器。此款單埠記憶體編譯器運用的佈局及線路設計技術,提供高達1GHz的速度,同時仍保有與一般記憶體解決方案相同的功率及面積尺寸要求
智原科技以益華電腦建構次世代低功率行動平台 (2008.05.29)
ASIC服務暨IP廠商智原科技(Faraday Technology),以及低功率多媒體平台IC供應商NemoChips,共同宣佈,NemoChips運用智原科技以Cadence益華電腦低功率解決方案Common Power Format為根基的SoCompiler設計服務,設計出一款低功率的行動式影像平台SOC
智原miniLib獲詠發科技採用於數位電視相關晶片 (2007.04.20)
ASIC設計服務暨IP研發銷售廠商-智原科技,與電視及數位通訊IC設計廠商-詠發科技,聯合宣布詠發科技成功運用智原科技miniLib矽智財元件庫(cell library),其中包含了超過300個標準元件、百餘種功能,其高整合度、小面積(footprint)以及低功耗的特性,大幅提升了詠發 科技的產品競爭力
智原獲ARM授權 開發處理器新市場 (2007.02.08)
智原獲得ARM926EJ-S微處理器及ARMv5TEJ指令集授權,將針對嵌入式、網路及多媒體等應用,開發新一代處理器。據智原計劃來看,支援0.13微米與90奈米製程技術的ARM926EJ-S處理器,將分別於2007年第二季與第三季分別問世,ARMv5TEJ指令集為基礎,並由智原自行開發的FA626TE處理器,亦將於2007年第三季問市
智原推出顯示器上傳輸介面之時脈控制器設計平台 (2006.04.12)
智原科技於日前發展出針對中小型顯示器上傳輸介面之時脈控制器設計平台 (MDTCP , Modulized Displa y Timing Controller Platform ) ,且該平台目前已經被國際一級面板大廠所採用,設計於其面板系統中
SafeNet、智原結盟 進軍安全處理器市場 (2005.09.14)
安全標準制定商SafeNet與智原科技發表市場策略聯盟協議,提供客製化的安全IP解決方案給網路設備廠商。此策略聯盟同時結合SafeNet的網路安全技術及智原的客製化晶片開發能力
智原科技推出最新SoC平台設計應用 (2005.08.30)
智原科技因應深次微米製程快速演進及SoC產品上市時程縮短的大趨勢,推出最新的32-Bit FA510 Embedded CPU為核心的SoC設計平台–FIE7009及以32-Bit FA526 Embedded CPU為核心的「影像多媒體設計」多項SoC應用平台–FIE8100與FIC8120 ,在九月二十二日的「智原科技論壇」中,將展出這些 SoC平台實體模擬
智原科技發表0.18um miniIP IP portfolio (2005.08.03)
ASIC設計服務暨IP研發銷售領導廠商智原科技,於二日推出智原最新開發的0.18um製程miniIP IP Portfolio。面對目前仍高價位的0.13um製程技術,越來越多0.18um的客戶對於將產品轉進高階製程取得市場競爭力的策略顯得猶豫不決,取而代之的則是設法在現今0

  十大熱門新聞

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw