帳號:
密碼:
CTIMES / EDA
科技
典故
簡介幾個重要的Bus規格標準

總的來說,一系列與時俱進的Bus規格標準,便是不斷提升在電腦主機與周邊設備之間,資料傳輸速度、容量與品質的應用過程。下面我們就簡介幾個重要的匯流排應用規格標準。
Mentor Graphics的 Calibre DRC佳績頻傳 (2002.02.28)
Mentor Graphics於日前宣佈,Calibre DRC在積體電路實體驗證市場的領先優勢持續擴大。根據Dataquest於2001年10月發表一篇名為「電子設計自動化2001年:身為電子設計自動化廠商真好」的報告,Calibre在2000年共拿下57%的DRC市場,相較於1999年的47%領先優勢,市場佔有率又增加一成
Mentor Graphics提供NewLogic藍芽矽智財元件 (2002.02.05)
Mentor Graphics於日前宣佈和藍芽設計解決方案主要供應商NewLogic達成一項市場協議,允許Inventra部門將藍芽矽智財元件的使用授權提供給系統單晶片設計人員。根據此項協議
The MathWorks推出動力機械模擬軟體 (2002.01.28)
鈦思科技美國總公司The MathWorks日前正式推出建立於Simulink動態模擬平台上的SimMechanics 1.0,為各種動力機械相關領域的設備模組化(Modeling)及控制器(Controller)提供了高速效能的開發工具
新思科技SPS部門與CATT合作以加速3G無線?品的開發 (2002.01.28)
新思科技公司(Synopsys)28日宣佈推出TD-SCDMA相容性設計環境(Design Conformance Lab:DCL),這是新思科技 專業服務部門(SPS)與中國電信技術研究院(CATT)共同努力的成果。CATT 是TD-SCDMA標準的制定者之一
新思發表DFT Compiler新一代的測試技術 (2002.01.22)
新思科技於日前發表了DFT Compiler新一代的測試技術, Synopsys 的DFT Compiler所加強的新功能中,將允許設計工程師順利地進行數百萬邏輯閘之系統單晶片測試。這些新的功能所帶來的先進測試模組化(test modeling)技術,大大地提昇了此軟體工具的邏輯閘容量以及執行效能
新思和Silicon Metrics 共同開發單晶片系統記憶體特性分析解決方案 (2002.01.10)
新思科技及Silicon Metrics Corporation十日宣佈推出其記憶體特性分析解決方案。這套方案是以新思科技的NanoSim作為多層級混合信號模擬器及Silicon Metrics的SiliconSmart MR作為開發基礎,並且充分運用了 NanoSim的階層式陣列減化 (HAR) 技術及SiliconSmart MR的記憶體特性分析和塑模工具,可隨時提供設計單晶片系統 (SoC) 所需的記憶體模型
新思科技的實體合成整合於NEC的階層式設計流程當中 (2002.01.10)
新思科技(Synopsys)十日宣佈其Chip Architect 與 Physical Compiler(TM) 產品已經整合於NEC科技的階層式設計流程當中,此項整合成功地實現使用NEC的0.13微米製程完成五百萬邏輯閘、166 MHz 多媒體大型積體電路(LSI)的晶片設計
智原將採用Cadence的NC-Verilog功能驗証的工具 (2002.01.09)
電子設計產品及服務廠商-益華電腦(Cadence),和矽智財及亞洲提供整合式ASIC服務公司-智原科技,在2002年1月一起宣佈:智原將採用益華電腦的NC-Verilog功能驗証的工具,作為其簽証級(sign-off)的Verilog模擬器(simulator)
新思宣佈收購C LEVEL DESIGN的重要技術資產 (2002.01.02)
複雜晶片設計的科技公司─新思科技(Synopsys),二日宣佈已經與C Level Design科技公司達成收購其技術資產的協議。新思科技計劃將C Level Design 的CycleC模擬技術整合進入新思的VCS(TM) 模擬器以加速硬體設計語言﹝HDL﹞的模擬
The MathWorks與Xilinx聯合推出技術訓練課程 (2001.12.12)
鈦思科技美國總公司The MathWorks與Xilinx日前正式公佈,將聯手推出技術訓練課程,以加強FPGA於TeraMAC/sec DSP應用領域的支援性效能。這一系列的技術訓練課程是Xilinx XtremeDSP解決方案的主軸活動,幫助有興趣採用FPGA實現超高速DSP系統的設計人員,克服技術上的進入障礙
Synopsys宣佈購併Avant! (2001.12.10)
新思科技(Synopsys)宣佈購併前達科技(Avant!),該公司為複雜晶體迴路(IC)設計的廠商,和前達科技(Avant!)為一家晶體迴路(IC)業界實體設計與晶體層級設計的廠商,根據協議,對於未出清Avant!股票的股東一張將可換取得0.371張Synopsys的股票,而且Avant!將成為Synopsys獨資的子公司,移交清算作業預計於3到6個月內完成
MIPS採用新思的PrimePower為功率分析的工具 (2001.11.28)
新思科技28日宣佈,MIPS科技已採用新思科技的PrimePower來處理合成核心設計流程中所需的功率分析。 PrimePower提供以時序為基礎的功率分析,為低功率智財(IP)的發展提供了精準的設計環境.藉由將PrimePower引進設計流程之中
Mentor Graphics推出Seamless 4.2版協同驗證環境 (2001.11.28)
Mentor Graphics於日前宣佈推出Seamless 4.2版協同驗證環境,具備多項最新功能,不僅能在Linux平台上執行,還與Denali的記憶體模型建立與先進驗證產品MMAV(Memory Modeler - Advanced Verification)緊密整合,並提供第二代中央處理器模型界面以及功能強大的硬體與軟體除錯能力
新思發表VERA(R) 5.0新版 (2001.11.22)
新思科技22日發表其VERA(R) 5.0 版本上市。此一最新版本的VERA已經與VCS(TM) Verilog 模擬器緊密地互相結合,以提供更快速的執行效能表現、即時存取內建之VCS涵蓋計算器 (coverage metrics)與統一的圖形環境以進行波形分析
Mentor與NewLogic合作推出支援藍芽技術系統單晶片的設計與驗證 (2001.11.22)
Mentor Graphics與藍芽矽智財權核心的主要供應廠商NewLogic於日前宣佈,雙方已達成一項策略性合作協議,將提供系統單晶片驗證解決方案,協助藍芽產品的設計與發展。根據這項計劃,雙方將把NewLogic的藍芽BOOST核心與Mentor先進的Celaro模擬環境整合在一起,為工程師帶來一套藍芽系統單晶片設計與驗證的虛擬系統流程
鈦思科技推出工具書-視覺化建模環境(Simulink入門與進階 (2001.11.21)
鈦思科技日前表示,該公司以MATLAB/ Simulink產品家族台灣總代理的身分,於11月22日正式出版MATLAB系列叢書第一部-視覺化建模環境(Simulink入門與進階),提供使用者全方位的產品服務與支援
Mentor Graphics擴大實體驗證工具應用範圍 (2001.11.19)
Mentor Graphics於日前宣佈,該公司正在擴大設計規則檢查以及佈局與線路圖比對實體驗證工具的應用範圍,以便支援IBM矽鍺元件混合信號製程系列。IBM矽鍺元件製程成為Calibre實體驗證工具所支援眾多晶圓代工廠製程中最新的一員
日立選擇Mentor Graphics相位移光罩軟體 (2001.11.16)
Mentor Graphics日前宣佈,日立已決定採用Calibre PSMgate軟體與解析度強化技術,將它們做為0.13微米製程的標準工具,以便製造更精密準確的電路結構,進而將電晶體縮小到0.1微米以下
Avant! 與Tower 半導體簽訂0.18微米Libraries 合作協定 (2001.11.15)
提供實體基礎IP Libraries的廠商Avant!前達科技,與專業晶圓廠Tower 半導體共同簽署一份Tower0.18微米製程的Libraries合約。Avant! 將協助開發、支援並配銷此Libraries產品,而採用此Libraries的元件,日後將在Tower 半導體新的Fab 2廠進行製造生產
Paion採用Astro完成高效能、超深次微米通訊系統單晶片設計 (2001.11.15)
Avant!日前表示,韓國知名的交換器晶片組設計公司Paion選用該公司最先進的Astro-實體最佳化佈局繞線系統工具,作為設計自動化解決方案,透過Astro快速高速的設計收斂效能,完成其系統單晶片設計

  十大熱門新聞

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw