帳號:
密碼:
CTIMES / EDA
科技
典故
電子工業改革與創新者 - IEEE

IEEE的創立,是在於主導電子學的地位、促進電子學的創新,與提供會員實質上的協助。
新思發表實體合成工具的最新版本-Physical Compiler 2002.02 (2002.04.18)
先進積體電路設計的廠商,新思科技18日發表其主要實體合成工具的最新版本,Physical Compiler 2002.02,為規模超過兩千萬邏輯閘的設計,提供工程師們一個時序收歛的流程.新版的Physical Compiler為達成這種高生產力的流程
Cadence發表適用0.13微米及以下之積體電路輔助設計的新產品 (2002.04.18)
荷蘭商益華國際電腦(Cadence)日前發表兩項適用0.13微米及以下之積體電路輔助設計的新產品,並且宣布了三名藉由該工具贏得IC設計成功的客戶。Cadence SoC Encounter及Cadence First Encounter Ultra這兩項新產品整合了Cadence SP&R解決方案及Silicon Perspective Corporation公司所提供先進的功能與技術,而Cadence已於2001年併購了SPC公司
XILINX推出開放性通訊協定 (2002.04.16)
美商智霖公司(Xilinx)16日發表一套開放式通訊協定,以協助業界加速自平行技術轉移至序列互連架構。這項方案包括一套代號為「Aurora」的鏈結層通訊協定,以理想的透過序列連結管理管道進行50Gpbs傳輸速度的點對點資料傳送
驗證工具新時代:Ease-of-Use (2002.04.05)
就產品開發的理念上,Synopsys則會堅持既有的做法,即在開發的過程中便讓客戶密切參與,以滿足切實的需求;身為驗證工具的提供商,他強調唯有在驗證自身工具的完整與實用後,才會推出上市
Cadence將舉行媒體說明會 (2002.04.04)
益華電腦 (Cadence) 日前表示,隨著IC設計製程的規格縮小至0.13微米以下,所有的工程師都希望能找到一套完整的階層式IC建構 ( Implementation ) 的解決方案,以便能夠進行超大型、非常複雜的系統晶片 (System on Chip,SoC) 設計
Nassda發表新產品與新技術 (2002.04.01)
當製程技術由次微米進入奈米範圍(小於 200奈米)時,具有高速運算與低耗電等特性之電路出現非數位之電氣現象,交連雜音(Cross Coupling Noise)、電感效應(Inductance Effects)、連線壓降(IR Drop)、電子遷移(Electromigration)、及其他奈米級電路的問題,雖然類比線路模擬是設計、驗證、及解決這類奈米電路問題之最有效方法
茂積舉行高速電腦數位設計之流程研討會(二) (2002.04.01)
有鑑於主機板訊號整合(SI)的問題日益重要,茂積公司於今年內推出一系列(共六次)的『高速電腦數位設計之流程』研討會,第二次課程將於 91年 04月 30日,再次假新竹科學園區國家高速電腦中心舉辦『高速電腦數位設計之流程研討會(二)-XTK 與 Scratchpad 實機操作』
Mentor Graphics推出ModelSim 5.6版 (2002.03.26)
Mentor Graphics子公司Model Technology於日前宣佈推出ModelSim 5.6版,進一步強化Mentor在混合語言模擬的領導地位。ModelSim 5.6提供多項新特色和強化其功能,包括增加二倍的執行速度、新增加的除錯工具和新的回歸測試流程,可大幅提升設計工程師生產力,加快新產品的上市時間
新思與ST合作降低複雜系統單晶片的整體測試成本 (2002.03.18)
新思科技在歐洲的設計自動化與測試部門18日宣佈一項與意法半導體的兩年合作計畫,為降低晶片製造測試所需的開發成本與努力,並同時提昇測試的品質,將專注於創造新的方法與技術.這項新的結盟計畫是為了發展與提供新思科技與意法半導體所共同創新研發完成的先進製造測試解決方案
Mentor Graphics推出功能強大的新合成工具 (2002.03.16)
Mentor Graphics宣佈推出Precision Synthesis環境,Mentor Graphics是可程式邏輯元件設計解決方案廠商,它是一個功能強大合成平台,可支援現有可程式邏輯元件(PLD)和內含數百萬邏輯閘的可程式化系統單晶片(FPSoC)設計,讓這些元件擁有最高工作效能
Elcom採用安捷倫科技的先進設計系統軟體(ADS) (2002.03.13)
安捷倫科技日前宣佈Elcom採用該公司的先進設計系統(ADS)軟體來加速進行其新產品設計工作及擴大其急速成長的生產線;Elcom是一家專門開發無線與光學通訊的微波與RF信號傳送設備的廠商
新思與Virtual Silicon和Silicon Metrics合作 (2002.03.11)
新思科技(Synopsys Inc.),11日與Virtual Silicon科技及Silicon Metrics公司共同宣佈,為PrimeTime SI提供了Virtual Silicon 的eSi-Route標準技術技術元件資料庫。這些技術技術元件資料庫乃是利用Silicon Metrics的SiliconSmart CR工具進行參數萃取而組成,並且具備合格的條件,可以在無廠房設備的流程中,支援PrimeTime SI針對0
Nassda發表HSIM 2.0版 (2002.03.08)
茂積代理的Nassda Corp.8日發表HSIM(TM)2.0版,此為最新版之全晶片電路驗證與分析軟體。當HSIM對類比電路、混合信號電路、記憶體電路、及系統晶片(System-on-Chip,SoC)電路作分析時,分析過程一併考量毫微米電氣和寄生效應
Toshiba運用新思科技的Physical Compiler完成佈局遞交的工作 (2002.03.08)
複雜晶片設計的科技公司─新思科技(Synopsys)8日宣佈,Toshiba America Electronic Components(TAEC)已經採用新思科技的Physical Compiler作為其以佈局為基礎的遞交(Handoff)工具。TAEC已經運用Physical Compiler執行佈局遞交的流程
Mentor推出Seamless的C-Bridge技術 (2002.03.08)
Mentor Graphics於日前宣佈推出C-Bridge技術,它是領先市場的Seamless協同驗證環境的一項擴充技術,可將C/C++語言硬體描述、測試平台(test bench)與協定模型加入Seamless協同驗證階段,建立嵌入式設計的高階模型,並改善驗證效能
Mentor推出SpeedGate DSV直接系統驗證環境 (2002.03.07)
Mentor Graphics宣佈推出SpeedGate DSV(Direct System Verification)直接驗證環境,協助工程師利用現成FPGA元件發展特殊應用積體電路或系統單晶片原型;只要使用SpeedGate DSV建立晶片原型,測試速度就能達到即時操作環境的水準,大幅減少晶片設計重複修改的時間與成本
SGI使用新思Physical Compiler完成可調式集線器晶片 (2002.03.07)
新思科技(Synopsys)日前宣佈,SGI最近已經成功地使用新思科技的實體合成器Physical Compiler,完成一顆可調式集線器晶片,這顆晶片為將來幾代的產品,創造出革命性,高效能的SGI NUMA架構.可調式集線器可用來作為處理器介面
EDA廠商的下一步:開放與整合 (2002.03.05)
楊德斌認為未來IC與PCB兩大領域的界限將變得模糊,在設計產品時必須一併考量,而封裝正是串連兩者的關鍵;透過封裝技術,才能有效解決高速電路與EMI的相關議題。
新思推出VCS Verilog模擬器最新版本─ VCS6.1 (2002.03.04)
新思科技4日發表其具業界領導地位的VCS Verilog 模擬器最新版本─ VCS6.1,與高效能的Scirocco VHDL模擬器─ Scirocco 2001.10。從已經採用這些最新版本模擬器的客戶設計結果發現
Artisan程式庫符合新思科技PrimeTime SI需求 (2002.02.28)
新思科技 (Synopsys) 與Artisan Components公司 27日發表Artisan的SAGE- X 0.18-與0.13-微米標準巢狀程式庫已經達合格標準,且立即可供新思科技 PrimeTime SI的PrimeTime SI 與 Artisan的SAGE-X程式庫在其奈米設計流程中使用,客戶能夠因此快速且精確地找出由於交叉對話所產生的時間問題,而降低導致晶片失敗的潛在危機

  十大熱門新聞

AD

刊登廣告 新聞信箱 讀者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 遠播資訊股份有限公司版權所有 Powered by O3
地址:台北市中山北路三段29號11樓 / 電話 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw