|
西门子与台积电合作协助客户实现最隹化设计 (2023.10.12) 西门子数位化工业软体宣布与台积电深化合作,展开一系列新技术认证与协作,多项西门子 EDA 产品成功获得台积电的最新制程技术认证。
台积电设计基础架构管理部门负责人 Dan Kochpatcharin 表示:「台积电与包括西门子在?的设计生态系统夥伴携手合作 |
|
西门子提供EDA多项解决方案 通过台积电最新制程认证 (2023.05.10) 身为台积电的长期合作夥伴,西门子数位化工业软体日前在台积电2023 年北美技术研讨会上公布一系列最新认证,展现双方协力合作的关键成果,将进一步实现西门子EDA技术针对台积电最新制程的全面支援 |
|
Cadence数位与客制/类比流程 获台积电N4P和N3E制程技术认证 (2022.11.03) 益华电脑(Cadence Design Systems, Inc.)宣布,Cadence数位与客制/类比设计流程,通过台积电N4P与N3E制程认证,支持最新的设计规则手册(DRM)与FINFLEX技术。Cadenc为台积电N4P和 N3E 制程提供了相应的制程设计套件 (PDK),以加速先进制程行动、人工智慧和超大规模运算的设计创新 |
|
西门子多款IC设计解决方案获台积电最新技术认证 (2022.06.28) 西门子数位化工业软体近期在台积电2022技术论坛上宣布,旗下多款先进工具已获得台积电最新技术认证。
其中,西门子Aprisa数位实作解决方案获得台积电业界领先的N5与N4制程认证 |
|
Cadence获得台积公司7nm制程技术认证 (2017.04.06) Cadence已就采用7nm制程节点的旗舰DDR4 PHY成功下线,并持续为台积公司7nm制程开发完整设计IP组合
益华电脑(Cadence)宣布与台积公司(TSMC)取得多项合作成果,进一步强化针对行动应用与高效能运算(HPC)平台上7nm FinFET设计创新 |
|
Cadence数字与客制/模拟工具通过台积公司16FF+制程认证 (2014.10.07) 益华计算机(Cadence)宣布其数字和客制/模拟分析工具已通过台积公司(TSMC)的16FF+(FinFET Plus)制程的V0.9设计参考手册(Design Rule Manual;DRM)与SPICE认证,相较于原16nm FinFET制程,让系统和半导体厂商能够运用此新制程在相同功耗下提升15%的速度,或在同等速度下省电30% |