账号:
密码:
CTIMES / 新思科技
科技
典故
叫醒硬件准备工作的BIOS

硬件组装在一起,只是一堆相互无法联系的零件,零件要能相互联络、沟通与协调,才能构成整体的「系统」的基础,而BIOS便扮演这样的角色。
新思发表DFT Compiler新一代的测试技术 (2002.01.22)
新思科技于日前发表了DFT Compiler新一代的测试技术, Synopsys 的DFT Compiler所加强的新功能中,将允许设计工程师顺利地进行数百万逻辑闸之系统单芯片测试。这些新的功能所带来的先进测试模块化(test modeling)技术,大大地提升了此软件工具的逻辑闸容量以及执行效能
新思和Silicon Metrics 共同开发单芯片系统内存特性分析解决方案 (2002.01.10)
新思科技及Silicon Metrics Corporation十日宣布推出其内存特性分析解决方案。这套方案是以新思科技的NanoSim作为多层级混合信号仿真器及Silicon Metrics的SiliconSmart MR作为开发基础,并且充分运用了 NanoSim的阶层式数组减化 (HAR) 技术及SiliconSmart MR的内存特性分析和塑模工具,可随时提供设计单芯片系统 (SoC) 所需的内存模型
新思科技的实体合成整合于NEC的阶层式设计流程当中 (2002.01.10)
新思科技(Synopsys)十日宣布其Chip Architect 与 Physical Compiler(TM) 产品已经整合于NEC科技的阶层式设计流程当中,此项整合成功地实现使用NEC的0.13微米制程完成五百万逻辑闸、166 MHz 多媒体大规模集成电路(LSI)的芯片设计
新思并购前达 (2001.12.05)
新思科技公司(Synopsys)3日宣布,将以价值7.69亿美元的股票,并购前达科技公司(Avant),对于竞争厂商益华计算机公司(Cadence)构成威胁。 根据两方协议,这项并购案将在三到六个月内完成
MIPS采用新思的PrimePower为功率分析的工具 (2001.11.28)
新思科技28日宣布,MIPS科技已采用新思科技的PrimePower来处理合成核心设计流程中所需的功率分析。 PrimePower提供以时序为基础的功率分析,为低功率智财(IP)的发展提供了精准的设计环境.藉由将PrimePower引进设计流程之中
新思发表VERA(R) 5.0新版 (2001.11.22)
新思科技22日发表其VERA(R) 5.0 版本上市。此一最新版本的VERA已经与VCS(TM) Verilog 仿真器紧密地互相结合,以提供更快速的执行效能表现、实时存取内建之VCS涵盖计算器 (coverage metrics)与统一的图形环境以进行波形分析
新概念转化成硅成品要诀 (2001.01.01)
在半导体产业界,我们已经听过太多诸如入口网站、网际应用服务提供或是网际设计服务等的宣传口号,但真正发挥作用的并不多见。「在线设计环境」的解决方案将包含整个设计自动化流程和制造硅晶圆成品的晶圆厂
前达 新思合推DesignSphere Access平台 (2000.07.12)
前达科技(Avant!)与新思科技(Synopsys)共同推出DesignSphere Access平台,该平台为一开放式的设计环境,而此环境能快速地减少从概念发展到实际生产之设计过程所需的时间与成本
半导体厂商所面临新世纪的经营挑战 (2000.06.01)
在IP导向的市场中,被克服的困难将可能是成功的关键 参考数据:
新思采用思科网络 (1999.11.29)
为保障设备投资以因应未来及长期之使用规划,美商新思科技台湾分公司此次采用Cisco Catalyst 3500系列、Catalyst 2900系列交换器,以及Cisco 2500、2600系列路由器做为其台北及新竹分公司与外部连系之网络架构

  十大热门新闻
1 新思科技与台积电合作 优化EDA流程加快台积电N2制程设计
2 新思科技与台积电合作 在N3制程上运用从探索到签核的一元化平台
3 新思科技利用全端大数据分析 扩充Synopsys.ai电子设计自动化套件
4 新思科技针对台积电3奈米制程 运用广泛IP产品组合加速先进晶片设计
5 新思科技针对台积电N5A制程技术 推出车用级IP产品组合
6 新思科技协助越南IC设计人才培育与发展

AD

刊登廣告 新聞信箱 读者信箱 著作權聲明 隱私權聲明 本站介紹

Copyright ©1999-2024 远播信息股份有限公司版权所有 Powered by O3
地址:台北市中山北路三段29号11楼 / 电话 (02)2585-5526 / E-Mail: webmaster@ctimes.com.tw