|
Cadence獲得台積公司7nm製程技術認證 (2017.04.06) Cadence已就採用7nm製程節點的旗艦DDR4 PHY成功下線,並持續為台積公司7nm製程開發完整設計IP組合
益華電腦(Cadence)宣佈與台積公司(TSMC)取得多項合作成果,進一步強化針對行動應用與高效能運算(HPC)平台上7nm FinFET設計創新 |
|
優化TSMC InFO封裝技術 Cadence推出全面整合設計流程 (2017.03.31) 為提供行動通訊及物聯網(IoT)應用的設計及分析能力和跨晶粒(Cross-die)互動建模,全球電子設計廠商益華電腦(Cadence)宣佈針對台積公司先進晶圓級整合式扇出(InFO)封裝技術推出更優化的全面整合設計流程 |
|
Cadence推出Sigrity 2017 快速實現PCB電源完整性簽核 (2017.02.10) 全球電子設計創新廠商益華電腦(Cadence)推出Sigrity 2017技術產品組合,導入多項有助於加速PCB電源及訊號完整性簽核的重要功能。新版Cadence Sigrity產品組合的功能包括Allegro PowerTree拓樸檢視及編輯器,幫助設計人員在設計週期中儘早快速評估供電決定 |
|
Cadence推出Sigrity 2017 快速實現PCB電源完整性簽核 (2017.02.10) 全球電子設計創新廠商益華電腦(Cadence)推出Sigrity 2017技術產品組合,導入多項有助於加速PCB電源及訊號完整性簽核的重要功能。新版Cadence Sigrity產品組合的功能包括Allegro PowerTree拓樸檢視及編輯器,幫助設計人員在設計週期中儘早快速評估供電決定 |
|
Cadence榮登2016年大中華區三十大最佳職場之列 (2017.01.20) 全球電子設計創新廠商益華電腦(Cadence)宣布該公司榮膺最佳職場研究所(Great Place to Work Institute)評選為大中華區三十大最佳職場之一。Cadence從超過130家來自大中華區的參與評選企業中脫穎而出,並且連續第二年獲得「大中華區最佳職場」榮銜 |
|
Cadence榮登2016年大中華區三十大最佳職場之列 (2017.01.20) 全球電子設計創新廠商益華電腦(Cadence)宣布該公司榮膺最佳職場研究所(Great Place to Work Institute)評選為大中華區三十大最佳職場之一。Cadence從超過130家來自大中華區的參與評選企業中脫穎而出,並且連續第二年獲得「大中華區最佳職場」榮銜 |
|
Cadence率先提供藍牙Bluetooth 5驗證IP (2017.01.12) 益華電腦(Cadence)為Bluetooth 5提供Cadence驗證IP (VIP),這是為最新版藍牙技術所提供的VIP。Bluetooth 5以提升八倍的資料傳送能力、四倍長的範圍和加倍的低功耗裝置連線速度,提供無縫的短距行動連接 |
|
『後摩爾時代 翻轉智能新未來』技術論壇會後報導 (2016.11.17) 『後摩爾時代 翻轉智能新未來---半導體智能前瞻技術論壇』邀請在科技業舉足輕重的指標性大廠,來分析技術趨勢,同時對智能化的發展提出建言。 |
|
Cadence加速ARM Cortex-M23及M33處理器的設計實現與簽核 (2016.10.26) 商益華電腦(Cadence)推出專為ARM Cortex-M23及Cortex-M33處理器打造的Cadence快速採用套件(RAK),協助業界開發安全的物聯網(IoT)應用。Cadence RAK包含完整的數位實施與簽核流程,設計人員可據此以快速有效的方式創建低功耗Cortex-M23及Cortex-M33 裝置,縮短產品上市時間 |
|
CDNLIVE 2016會後報導 (2016.09.20) 盛夏八月,一年一度的CDNLIVE假新竹的國賓大飯店盛大舉行,今年的與會人數逼近800大關,再次打破了歷年的記錄。 |
|
CDNLive Taiwan 2016 (2016.08.16) CDNLive Taiwan 2016 內容包括: 論文演講、技術演示、市場趨勢專題演講、廠商展示與商機交流。
從晶片設計到系統整合,不管您從事哪個設計領域,本次活動都將是一個絕佳的交流機會 |
|
智原科技採用Cadence OrbitIO與SiP佈局工具大幅節省封裝設計時程 (2016.06.24) 益華電腦(Cadence)宣佈,ASIC設計服務、SoC暨IP研發銷售廠商智原科技(Faraday Technology)採用Cadence OrbitIO Interconnect Designer(互連設計器)及Cadence SiP佈局工具,相較於先前封裝設計流程節省達六成時間 |
|
智原科技採用Cadence OrbitIO與SiP佈局工具大幅節省封裝設計時程 (2016.06.24) 益華電腦(Cadence)宣佈,ASIC設計服務、SoC暨IP研發銷售廠商智原科技(Faraday Technology)採用Cadence OrbitIO Interconnect Designer(互連設計器)及Cadence SiP佈局工具,相較於先前封裝設計流程節省達六成時間 |
|
[ARM Tech Day]DesignStart計畫再延伸 ARM與客戶關係更密切 (2016.06.16) 在ARM在今年COMPUTEX陸續發布了新一代的CPU核心Cortex-A73與GPU核心Mali-G71後,為了能讓大陸市場了解更多相關細節與市場策略,ARM在COMPUTEX結束後,緊接著在北京舉辦Tech Day,CTIMES也受邀前往參加,為各位讀者發布更多相關報導 |
|
智原科技採用Cadence OrbitIO與SiP佈局工具節省封裝設計時程 (2016.05.06) 全球電子設計創新廠商益華電腦(Cadence)宣佈,ASIC設計服務、SoC暨IP研發銷售廠商─智原科技(Faraday Technology)採用Cadence OrbitIO互連設計器及Cadence SiP佈局工具,相較於先前封裝設計流程節省達六成時間 |
|
Cadence推出下一代Virtuoso平台 (2016.04.11) 全球電子設計創新廠商益華電腦(Cadence)推出下一代Virtuoso平台,可為設計人員提供10倍的跨平台效能與容量提升。此平台包含在Cadence Virtuoso類比設計環境(Virtuoso Analog Design Environment, ADE)中新增技術,並為Cadence Virtuoso佈局套件提供增強功能,以因應汽車安全、醫療裝置與物聯網(IoT)應用等需求 |
|
硬體模擬需求火熱 明導從「應用」面下手 (2016.02.28) 硬體模擬在這一兩年成了EDA(電子設計自動化)市場最為熱門的話題,三大EDA業者在這方面也開始強化推展力道,像是Cadence(益華電腦)在去年所推出的Palladium Z1便是一例 |
|
Cadence獲卓越職場研究所評選為「大中華區最佳職場」 (2016.01.13) 全球電子設計創新廠商益華電腦(Cadence)宣布榮獲職場研究機構─卓越職場研究所(Great Place to Work Institute)評選為2015年「大中華區最佳職場(Great Place to Work)」。Cadence 以充滿活力的企業文化不斷激發員工的創新與熱情,並以新技術改善生活為願景,與大中華區多家頂尖企業共獲最佳職場殊榮 |
|
Cadence獲卓越職場研究所評選為「大中華區最佳職場」 (2016.01.13) 全球電子設計創新廠商益華電腦(Cadence)宣布榮獲職場研究機構─卓越職場研究所(Great Place to Work Institute)評選為2015年「大中華區最佳職場(Great Place to Work)」。Cadence 以充滿活力的企業文化不斷激發員工的創新與熱情,並以新技術改善生活為願景,與大中華區多家頂尖企業共獲最佳職場殊榮 |
|
資料中心級驗證平台現身 應用處理器開發有福了 (2015.12.08) 近年來,EDA(電子設計自動化)市場的主要議題,大多都圍繞在驗證模擬領域,理由在於晶片開發需要更多的第三方供應商提供矽智財,以快速完成晶片設計,所以在尚未進入測試晶片階段前,其模擬驗證的流程就扮演了最後一道檢核的關卡 |